- 33
- 0
- 约1.3千字
- 约 5页
- 2020-12-13 发布于江苏
- 举报
习题 5.2
在半导体存储器中, RAM 指的是 随机存取存储器
,他可读可写,但断 电后信息一般会 丢失 ; 而 ROM 指的是 只读存储器 ,
正常工 时只能从中 读取 信息, 但断 电后信息 不 会丢失 。 以 EPROM 芯片
2764为例, 其存储容量为 8K ×8位, 共有 8 条数据线和 13 条 地址线。用它组成 64KB
的 ROM 存储区共需 8 片 2764芯片。
习题 5.7
什么是存储器连接中的 “ 位扩充 ” 和 “ 地址扩充 ” ?
欲组成 32KB 的 RAM 存储区,在采用容量 1K ×4位的静态 RAM 芯片或容量
16K ×1位 的静态 RAM 芯片的情况下,各需要多少芯片?
在位方向和地址方向上各要进行什么样的扩充?请画出采用
2114芯片时的连接示意图。 解答:
⏹位扩充 ——
存储器芯片数据位数小于主机数据线数时,利用多个存储器芯片在数据 “ 位 ”
方向的扩充;
⏹地址扩充 (字扩充 —— 当一个存储器芯片不能满足系统存储容量时,
利用多个存储 器芯片在 “ 地址 ” 方向的扩充
⏹组成 32KB 存储空间,用 SRAM 2114(1K ×4需要 64个芯片;
⏹组成 32KB 存储空间,用 DRAM 4116(16K ×1需要 16个芯片;
⏹它们都需要进行位扩充和地址扩充
习题 5.8
⏹存储芯片为什么要设置片选信号?
⏹它与系统地址总线有哪些连接方式?
⏹采用何种连接方式可避免地址重复?
⏹采用哪些连接方式可节省用于译码的硬件?
解答:
⏹片选信号说明 存储器芯片是否被选中正常工 ,
设置它可以比较方便地实现多个存 储器芯片组成大容量的存储空间
⏹存储器片选信号通常与 CPU 地址总线的高位地址线相关联,可以采用 “
全译码 ” 、 “ 部 分译码 ” 、 “ 线选译码 ” 方式
⏹采用全译码方式可以避免地址重复
⏹采用部分或线选译码可以节省译码硬件
习题 5.9:
在一个针对存储器的译码系统中,如果有
4个地址线未参与译码,那么每个存储单元会同时 拥有几个地址?
解答:24=16
习题 5.10
请写出图 5.33 中 4个存储芯片各自的可用地址范围,并指明其重复地址
解答 1
解答 2
习题 5.11
用 6264芯片(容量 8K ×8位的 SRAM ,采用全译码方式,在 8088 系统的内存区段
40000H ~43FFFH 扩充 RAM 区。 请画出这些芯片与
8088最大组态下形成的系统总线的连接 示意图。
解答 :
习题 5.13
您可能关注的文档
最近下载
- 船舶柴油机装配与调试章节及期末答案.docx VIP
- FOCUS-PDCA原理及流程完整版.pptx VIP
- 整顿劳动纪律实施方案.docx VIP
- 深度解析(2026)《YCT 223.1-2014 特种滤棒 第 1 部分:醋纤沟槽滤棒》.pptx VIP
- 2025年新疆中考语文第二次模拟考试(附答案) .pdf VIP
- 冀教版(新教材)七年级下册英语Unit 5《Our neighbourhood》Lesson 1教学课件.pptx
- 2024年中考模拟试卷语文(新疆卷).docx VIP
- 立足教材开展小学音乐跨学科学习的方式与路径.docx VIP
- 2024新疆中考模拟语文试题(附参考答案) .pdf VIP
- 煤矿劳动纪律整顿实施方案.docx VIP
原创力文档

文档评论(0)