FPGA蓝牙控制电子琴.docxVIP

  1. 1、本文档共35页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
深圳大学考试答题纸 (以论文、报告等形式考核专用) 二。一 —?二O —五 学年度第_2— 学期 课程编 课程名 主讲教 ,02 数字系统设计 XXXX 评分 号 称 师 学 号 XXXX 姓名 XXX 专业年级 XXXXX 教师评语: 题目: 蓝牙控制电子发生器 摘要: 基于Basys2设计平台而搭建的“谱曲软件在fpga上的实现”的系统,融入了蓝牙传输模 块,VGA显示模块,以及安卓手机的app应用软件,完成了对课题的基本功能的实现。 谱曲软件由我校陈必红老师编写,通过输入“陈谱”,实现了对钢琴曲以及一般的乐曲的播 放,软件界面如下 在界面的最下部分编写陈谱,再点击装入,就会出现美妙的乐曲 1、系统总流程 1.1系 统 总 1.1 系 统 总 1.2 系 统 总 框 图 介 3 1.3 设 计 中 遇 到 的 难 点 、 舍 3 2、蓝牙模块 ASM 图1.1 ASM 图 4 1.2 蓝 牙 主 模 块 、 ASM 5,6 3、 A模块(VGA莫块由周玲同学编写实现) 4、 分频器模块 4.1 分 频 器 模 块 的 ASM 7 5、 仿 资 源 利 用 以 及 布 局 布 线 后 的 时 序 --9 7 、 开 发 板 截 图 8 10 、 代 码 一一一 览 11 迁穆中遇到的范点以及舍异:亠 不得不说「这个设计貝是半的设想的半或品T为什么这2说呢? 陈亞红老师所黨耳的谡曲较件用的是完全腹拟轲琴的波那,这就必須要有一吓转換橫块,* 丽DA嵯葩愼堤宵两种.一幷是匕PCFE皱1芯片为侧子的】2C兌线控剖的,一种是以DAC0S32为 恫子的T臺薜码网洛的*「 笔者芾朋便用的超DACC豁】芯片?在幵越后的一呼星咫陶.笔音机用舉片机幵伐*豎过上几十次 的卖船,MH DAC0A32输出效栗非常不埋他.出现的傑差菲常大,在找资料,肇证芯片的时候耗 费了大部分的时间*后来了笔者找列了 PCF喝2…制甲呈片机遴行漕试后,栽果皐本能聊接受*但 是,由于12C鱼线宾现的围奄以层时同上的问迦?笔看金誓痕弃了 3A转换,改用最基本的分坝参 橙燥,十分逵轉H + 波特率设置模块以及检波 cn t=13d0; else cn t=c nt+1b1; always @(posedge elk or posedge rst_ n) beg in f(rs5 |输出1 |」 else if(cn t== 2603) clk_bps_r=1b1; else clk_bps_r=1b0; end assig n clk_bps = clk_bps_r; en dmodule in put clk; in put rst_ n; in put rs232_rx; // in put clk_bps; output bps_start; output [7:0] rx_data; output rx_int; output [9:0] led; output reg[7:0] led _new; reg [9:0] led; reg rs232_rx0,rs232_rx1,rs232_rx2,rs232_rx3; wire neg_rs232_rx; always @(posedge clk or posedge rst_n) begin if(rst_n) begin rs232_rx0 = 1b0; rs232_rx1 = 1b0; rs232_rx2 = 1b0; rs232_rx3 = 1b0; end else begin rs232_rx0 = rs232_rx; rs232_rx1 = rs232_rx0; rs232_rx2 = rs232_rx1; rs232_rx3 = rs232_rx2; end end assign neg_rs232_rx = rs232_rx3 rs232_rx2 ~rs232_rx1 ~rs232_rx0; reg bps_start_r; reg [3:0] num; 启动信号检测模块(即上一个模块 启动信号检测模块(即上一个 模块 检测后得到 1,0信 bps_start_r =1bz; rx_int = 1b0; end else if(neg_rs232_rx) begin// bps_start_r = 1b1; rx_int = 1b1; end else if(num==4d12) begi n bps_start_r =1b0; rx_int = 1b0; end assig n bps_start = bps_start_r; reg [7:0] rx_data_r; 分八次检测,分别存入8 分八次检测,分别存入8位的 口-口 奇存器 不编码:输 不编码:输 always @

文档评论(0)

2105194781 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档