TMS320F28122810第一章(共七章).pdfVIP

  • 39
  • 0
  • 约7.08万字
  • 约 33页
  • 2020-12-26 发布于浙江
  • 举报
第1 章 TMS320F2812/2810 综述 1.1 TMS320F28x 系列DSP 的特点 高性能静态CMOS 技术 - 150MHZ 振荡频率(6.67ns 指令周期) - 低功耗设计(1.8V 内核@135MHZ, 1.9V 内核@ 150MHZ, 3.3V 的I/O 引脚) - 3.3V 的Flash 电压 JTAG 边界扫描功能 高性能32 位CPU - 16×16 位和32 ×32 位乘加操作 - 哈佛总线结构 - 快速中断响应和处理 - 统一的存储器规划 - 4M 的线性程序地址 - 4M 的线性数据地址 - 高效的代码(C/C++和汇编语言) - TMS320F24x/LF240x 处理器源代码兼容 片内存储器 - Flash( 闪存) :可达128K×16 的Flash (4 个8K ×16 和6 个16K×16 的区间) - ROM(只读存储器) :可达128K×16 的ROM - 1K×16 的OTP (一次性可编程)ROM - L0 和L1 :两块4K ×16 的单存取RAM (SARAM ) - H0 :1 块8K ×16 的SARAM - M0 和M1 :两块1K×16 的SARAM 引导ROM (4K ×16) - 软件引导模式 - 标准数学表 外部接口(仅2812 ) - 可达1M 的存储器空间 - 可编程的等待状态 - 可编程的读/写选通定时 - 三个独立的片选 时钟和系统控制 - 支持动态改变锁相环(PLL )的参数值 - 片内振荡器 - 看门狗定时器模块 外围中断扩展功能可支持45 个外围中断 128 位安全密码钥匙/锁 - 保护Flash/ROM/OTP 和L0/L1 存储器 - 防止固件反向工程 三个32 位CPU 定时器 电机控制外围 1 - 两个事件管理器(EVA 和EVB ) - 和240xA 兼容 串行接口外围 - 串行外围接口(SPI) - 两个串行通信接口(SCI),标准UART 接口 - 增强型CAN 总线(eCAN ) - SPI 模式的多通道缓冲串口(McBSP ) 12 位AD 转换器,16 个通道 - 2 ×8 通道的输入多路选择器 - 两个采样保持器 - 单/ 同时转换模式 - 快速转换时间:80ns/每秒12.5 兆次转换 可达56 个独立可编程的多路通用输入/输出(GPIO )管脚 先进的仿真特性 - 分析和断点功能 - 硬件实时调试 支持工具包括 - ANSI C/C++ 编译/汇编/连接器 - 支持TMS320C24x/240x 指令 - 代码设计师工作室(CCS )IDE 平台 - 基于DSP 的基本输入输出系统(DSP/BIOS ) - JTAG 扫描控制器 - 第三方数字化电机控制算法 低功耗模式和功率节省 - 支持IDLE、STANDBY、HALT 模式 - 可以关断单个外

文档评论(0)

1亿VIP精品文档

相关文档