设计实践实验指导书.pdfVIP

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
设计实践实验指导书 集成电路设计实践 实验指导书 教师:黄小平 西北工业大学软件与微电子学 第 1 页第 1 页 设计实践实验指导书 第一部分 集成电路设计实践实验计划及总目标 一、课程的性质、教育目标及任务: 集成电路设计实践的主要目的是进一步提高学生全正向设计数字集成 电路的能力,能理解流程的概念和要求,能熟练运用相关 EDA 工具进行设计, 验证,调试,实现等。为进一步进行复杂 SOC 设计奠定基础。 本实验以 FPGA 全正向设计流程为蓝本进行实践。 二、教学计划及基本要求:(15 学时) 1.调试工具的使用(3 学时) 内容: 练习使用 debussy 进行代码调试分析,使用 nilint 进行代码规范检查。 基本要求: 熟 练 使 用 debussy 工 具 。 能 运 用 debussy 提 供 的 ntrace,nwave,nschematic,nstate 等功能进行 IP 的调试,波形的快速定位, 状态机的分析等。 熟练使用 nlint 工具。能运用 nlint 检查代码是否符合可综合规范,对 简单的代码规范错误要能够分析定位并进行纠正,能读懂相关的 report 等。 2.综合工具的使用(2 学时) 内容: 练习使用 synplify 工具,掌握综合的基本流程,能进行简单约束的设 置。 基本要求: 理解综合的基本过程,通过使用 synplify 工具理解综合的输入文件和 综合约束,综合后的输出文件,能读懂时序报告,会分析关键路径等。 第 2 页第 2 页 设计实践实验指导书 3.FPGA 布局布线工具的使用(4 学时) 内容: 练习使用 Altera 公司的 Quartus 工具,掌握布局布线工具的基本流程。 基本要求: 理解布局布线的基本过程,通过使用 Quartus 工具理解 FPGA 布局布线 的输入文件和时序约束,布局布线后的输出文件,能读懂布局布线后时序报 告,会分析关键路径等。 能够使用 SingalTap 进行 FPGA 调试,会进行带时序的后仿真。 能够使用 Quartus 工具提供的 Megafunction 生成 IP。 进一步学习 Xilinx 公司的 ISE 的使用。 4.FPGA 全正向流程实践(6 学时) 内容: 从提供的 4 道题目中选做一道,严格按照 FPGA 全正向设计流程完成实 践。 基本要求: 从 SPEC 分析开始,包括分析功能点,理解协议,画关键接口时序图, 画关键电路模块/状态机,编写代码,构造测试记录进行功能仿真,代码规 范检查,综合,布局布线,分析关键路径,后仿真等。 按照实验报告要求完成详细的设计报告 第 3 页第 3 页 设计实践实验指导书 第二部分 实验部分 (1)Debussy User Guide and Tutorial.pdf (2)nLint2.1_basic_training.pdf (3)tutorial_syn.pdf (4)Quartus II interactive turorial 第三部分 参考资料 1:四道题目 (略) 2:其他 第 4 页第 4 页 设计实践实验指导书 第四部分 实验报告(模板) 第 5 页第

文档评论(0)

小蜗牛 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档