- 1、本文档共13页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
网络处理器
一 引言
网络处理器 (Network Processor,简称NP),根据国际网络处
理器会议(Network Processors Conference)的定义:网络处理器
是一种可编程器件,它特定的应用于通信领域的各种任务,比如包
处理、协议分析、路由查找、声音/数据的汇聚、防火墙、QoS 等。
自1999 年第一款网络处理器问世以来,NP 就得到许多半导体公
司、网络设备厂商的关注,不同体系结构的NP 相继出现并投入使
用。与此同时,针对NP 其应用技术的研究也成为近年网络领域的研
究热点。
本文从不同种类的网络处理器的介绍入手,回顾和综述了网络处
理器各方面的发展情况,研究了其体系结构的基本组成,并对典型NP
的体系结构特征进行介绍和总结,最后对所介绍的NP 进行分析与比
较,并对其进行总结。
二 网络处理器种类介绍
目前已有30 个网络处理器厂商完成超过 500 个的NP 设计,产品
主要面向2.5Gbps~ 10Gbps 的网络应用,40G 的NP 正在走向市场。
本章将选取目前市场上的典型网络处理器进行介绍。
2.1 Agere (PayloadPlus)
Agere 网络处理解决方案由三个独立的芯片组成:快速模式处
理器(FPP),路由交换处理器(RSP)和Agere 系统接口(ASI)。
主要数据流水线从物理接口到FPP 再到RSP。ASI 仅用于特殊情况和
总体管理。该解决方案针对2-4 层处理,并支持高达2.5 Gbps 的数
据包速率。
架构
系统架构由三个芯片组成:快速模式处理器(FPP),路由交换处理
器(RSP)和Agere 系统接口(ASI)。图16 显示了PayloadPlus 系
统和它是如何与网络结构进行连接通讯,并标注了从物理接口到快
速模式处理器再到路由交换处理器以及返回到网络结构中的主数据
路径。
图1 Agere PayloadPlus 系统。
Agere 系统接口(ASI )
ASI 的主要功能是处理“慢路径处理”即初始化,路由表更新,队列
处理更新,异常处理和统计信息收集。
有一个用于外部管理的 PCI 接口和用于访问片外存储器的 PC133
SDRAM。用于编程RSP 的相同脚本语言用于ASI。
2.2 超微Alchemy AU1000
超微AU1000 是一种低功耗MIPS 核心,有一些新的指令和多种集
成外围设备支持,其公司声称其设备也应用于边缘路由器和线卡。
结构
AU1000 是一个基于标量 MIPS 的处理器,有 5 级流水线优化,以减
少分支惩罚,另外还有一个32x16 MAC (乘加)并行运行的CPU 流水
线。有条件移动的特殊指令用于计算前导零和预取内存。
有核,有两个以太网控制器,一个红外端口,支持USB,4UARTs 。有
16KB 指令和数据高速缓存。
可编程性
该设备基于MIPS 核,因此它支持C 编程,程序员可以利用它的软件
开发工具以及各种第三方工具。此外,还有对微软 CE、Linux 和
VxWorks 操作系统的支持。
2.3 Applied Micro Circuits, formerly MMC Networks
应用微电路NP7 网络处理器家族是建立在epif-200 上的包处理器,
epif-200s 在单一芯片上,可以支持10Gbps 的np7xxx 包速率。NP 系
列针对2-7 层网络。
结构
epif-200 是一个 64 位的处理器与网络优化的指令集和 zerooverhead
任务切换在8 线上。有用于分组分类的可编程策略引擎和用于第2 层
VLAN 桥接和第3 层最长前缀匹配查找的搜索引擎。数据包转换引擎
执行所有必需的数据包操纵。此外,有统计引擎兼容的数据采集远程
监控。epif-200 设计与其他epif-200,MMC,开关芯片,和NP 家庭协
处理器无缝工作。
可编程性
应用微电路简化了多处理器编程模型,程序员可把设备看作一个逻辑
CPU 。此外,他们提供了一个C / C++编译器、汇编器、调试器。
2.4 BRECIS 通讯(MSP 5000)
BRECIS 的 MSP 系列处理器主要处理来自PBX 的语音流量和从网络核
心到 LAN 的数据流量。他们的解决方案的核心在于连接了主要处理
元件,并且在总线事务级别固有地支持QoS (Quality of Servic
文档评论(0)