LED点阵显示屏原理与设计.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
LED点阵显示屏原理与设计 1.LED点阵的显示原理 2.LED点阵的控制与实现 1.LED点阵的显示原理 4 × 4共阴极LED阵列 LED点阵的行线上加载扫描选通信号,列线上为数据输入,当行线上有一负脉冲选通信号时,列端四位数据中为“1”的发光二极管导通点亮。显示采用逐行扫描方式,数据端不断输入数据,行扫描按顺序逐行选通,扫描一个周期(4次)产生一帧画面。 LED点阵 1 控制 第五行显示接高 9 控制第一行显示接高 2 控制 第七行显示接高 10 控制第四列显示接低 3 控制 第二列显示接低 11 控制第六列显示接低 4 控制 第三列显示接低 12 控制第四行显示接高 5 控制 第八行显示接高 13 控制第一列显示接低 6 控制 第五列显示接低 14 控制第二行显示接高 7 控制 第六行显示接高 15 控制第七列显示接低 8 控制 第三行显示接高 16 控制第八列显示接低 8*8的LED点阵为单色行共阳模块 点 阵 屏 原 理 1. 点阵原理 点阵内部结构及外形如上,8X8点阵共由64个发光二极管组成,且每个发光二极管是放置在行线和列线的交叉点上,当对应的某一行置1电平,某一列置0电平,则相应的二极管就亮;如要将第一个点点亮,则9脚接高电平13脚接低电平,则第一个点就亮了;如果要将第一行点亮,则第9脚要接高电平,而(13、3、4、10、6、11、15、16)这些引脚接低电平,那么第一行就会点亮;如要将第一列点亮,则第13脚接低电平,而(9、14、8、12、1、7、2、5)接高电平,那么第一列就会点亮。 一般我们使用点阵显示汉字是用的16*16的点阵宋体字库,所谓16*16,是每一个汉字在纵、横各16点的区域内显示的。也就是说得用四个8*8点阵组合成一个16*16的点阵。(国家标准汉字库中的每一个字均由256点阵来表示,即16*16点阵) 如下图所示,要显示“你”则相应的点就要点亮,由于我们的点阵在列线上是低电平有效,而在行线上是高电平有效,所以要显示“你”字的话,它的位代码信息要取反(因列输出数据,行选通),即所有列(13~16脚)送(1111011101111111,0xF7,0x7F),而第一行(9脚)送1信号,然后第一行送0;再送第二行要显示的数据(13~16脚)送(1111011101111111,0xF7,0x7F),而第二行(14脚)送1信号。依此类推,只要每行数据显示时间间隔够短,利用人眼的视觉暂停作用,这样送16次数据扫描完16行后就会看到一个“你”字; 列输出数据,行选通扫描 第二种送数据的方法是字模信号送到行线上再扫描列线也是同样的道理(行输出数据,列选通扫描)。同样以“你”字来说明,16行(9、14、8、12、1、7、2、5)上送(0000000000000000,0x00,0x00)而第一列(13脚)送、“0”。同理扫描第二列。当行线上送了16次数据而列线扫描了16次后一个“你”字也就显示出来了。 (LED点阵一般不使用按列扫描的显示方式,因为此种方式会使LED的亮度不够) LED点阵电路设计 以扫描行线,列线输入数据,需要引脚众多,所以采用移位寄存器74HC595(或74LS164)。(也可用译码器74LS154) 16*16点阵,由4个8*8点阵组成,行相连。 发光二极管的限流电阻。 行驱动能力问题。达林顿管4148、4007、3904、3906、8050、8550、9012、9013等 ,驱动芯片74HC245,74HC574。 引脚不足,可加译码器。3-8,4-16。也可加锁存器。 移位锁存器74ls595原理 74ls595为 8位输出锁存移位寄存器 RESET: 复位信号 shitf clock:移位时钟 serial data input:串行数据输入 output enable:输出使能 latch clock:锁存时钟 595有3层结构: 第一层为移位D触发器; 第二层为锁存D触发器; 第三层为输出3态门; 当复位信号为0时,移位D触发器清0; 当移位脉冲从L-H时,第一个移位D触发器的Q=D; 其它的Qn=Qn-1; 当锁存脉冲从0-1时,第二层为锁存D触发器的输出=/输入; 当OE=1时,595的输出为高阻态; 当OE=0时,595的输出为第二层为锁存D触发器的输出的反相; 74595的数据端: QA--QH: 八位并行输出端,可以接点阵的8列。 QH: 级联输出端。将它接下一个595的SI端。 SI: 串行数据输入端。 74595的控制端说明: /SCLR(10脚): 低电平时将移位寄存器的数据清零。通常将它接Vcc。 SCK(11脚):上升沿时数据寄存器的数据移位。QA--Q

文档评论(0)

好文精选 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档