最新数字显示电路.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
精品文档 精品文档 PAGE PAGE # 欢迎下载 数字电子技术综合实验一 数字显示电路 组员: 目录 、实验目的 二、 设计要求 .?.???4??… TOC \o 1-5 \h \z \o Current Document 三、 各模块设计方案 .?……… \o Current Document 四、 电路的焊接成型及工作检测 ::…14 \o Current Document 五、 实验感想及问题 ::: ?.…14 六、 元件清单及制作费用 ::21 - 一、实验目的 数字显示电路实验将传统的 4 个分离的基本实验,即基本门电路 实验,编码器、显示译码器、 7 段显示器实验,加法器实验和比较器 实验综合为‘—个完整的设计型的组合电路综合实验。通过本实验, 要求我们熟悉各种常用 MSI 组合逻辑电路的功能与使用方法, 学会组 装和调试各种 MSI 组合逻辑电路,掌握多片 MSI、SSI 组合逻辑电路 的级联、功能扩展及综合设计技术,使我们具有数字系统外围电路、 接口电路方面的综合设计能力。 本次实验的目的为: 1、掌握基本门电路的应用,了解用简单门电路实现控制逻辑。 2、掌握编码、译码和显示电路的设计方法。 3、掌握用全加器、比较器设计电路的方法。 精品文档 精品文档 PAGE PAGE #欢迎下载 二、设计要求 操作面板左侧有16个按键,编号为0到15,另正面板右侧配2 个共阳7段显示器,操作面板图如图1所示。 01—3 0 1 — 3 4 5 6 7 8 9 10 11 12 13 14 15 图1:显示电路面板示意图 设计一个电路:当按下小于10的按键后,右侧低位7段显示器 显示数字,左侧7段显示器显示0;当按下大于9的按键后,右侧低 位7段显示器显示个位数字,左侧 7段显示器显示I。若同时按下几 个按键,优先级别的顺序是15到0。现配备1个4位二进制加法器 74LS283, 2个8线-3线优先编码器74LSI48,2个四2输入与非门 74LS00, —个非门7404,2个显示译码器74LS47。 三、各模块设计方案 该数字显示电路为组合逻辑电路, 可分为编码、译码和显示电路 以及基本门电路、全加器电路。实验采用的主要器件有1个4位二进 制加法器74LS283 2个8线-3线优先编码器74LSI48,2个四2输 入与非门74LS00, —个非门7404,2个显示译码器74LS47。 1.各种芯片的功能介绍如下: 8 — 3线优先编码器74LSI48简介 在数字系统中,常采用多位二进制数码的组合对具有某种特定含 义的信号进行编码。完成编码功能的逻辑部件称为编码器。编码器有 若干个输入,对于每一个有效的输入信号,给与电平信号的形式表示 的特定对象,产生惟一的一组二进制代码与之对应。 按照编码信号的特点和要求,编码器分为3类。即二进制编码器, 可用与非门构成4-2线、8-3线编码器。二一十进制编码器,将 0~9 十进制数变成BCD码,如74LS147优先编码器。 16 15 14 13 12 II 10 9 74LS148 1 2 3 4 5 6 7 8 UUUUUUUU L b h b ST Y: Y, gND 图2: 74LSI48外引线排列图 74LS148是一种常用的8—3线优先编码器,其功能真值如表一所 示。 74LS148功能表 输入 输出 ST I 5 Y2 丫1 Yex Ys 1 X X X X X X X X 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 1 0 0 X X X X X X X 0 0 0 r 0 0 1 0 X X X X X X 0 1 1 0 0 1 1 0 1 1 0 X X X X X 0 1 1 0 1 0 0 1 0 X X X X 0 「1 1 1 : 0 1 r 1 0 1 : 0 X X X 0 1 1 1 1 1 0 0 0 1 0 X X 0 1 1 1 1 1 1 0 1 0 1 0 X 0 1 : 1 1 1 1 1 : 1 1 r 0 0 1「 0 0 1 1 1 1 1 1 1 1 1 1 0 1 芯片工作原理 74LS148是8-3线优先编码器,其外引线排列如图2所示。|7~|°为 8个信号输入,低电平有效。YzYhYo为3位代码输出(反码输出)。 ST为选通输入端,当ST=o时允许编码;当ST=1时输出Y2.Yi.Yo和 Yex、Ys被封锁,编码被禁止。Ys是选通输出端,级联应用时,高位片 的Ys端与低位片的ST端相连接,可以扩展优先编码功能。 Yex为优 先扩展输出端,级联应用时可作为输出位的扩展端。 3—8线二进制显示译码器74LS47简介 译码是编码的逆过程,以码器的功能

文档评论(0)

cooldemon0602 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档