基本硬件电路.pdf

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
检测技术与仪表 系统硬件电路设计 单片机 89C52 机是高性能单片机, 因为受引脚数目的限制, 所以有不少 引脚具有第二功能。 VCC :供电电压。 GND :接地。 P0 口:P0 口为一个 8 位漏级开路双向 I/O 口,每脚可吸收 8TTL 门电流。当 P1 口的管脚第一次写 1 时,被定义为高阻输入。 P0 能 够用于外部程序数据存储器,它可以被定义为数据 / 地址的第八位。 在 FLASH 编程时, P0 口作为原码输入口,当 FLASH 进行校验时, P0 输出原码,此时 P0 外部必须被拉高。 P1 口:P1 口是一个内部提供上拉电阻的 8 位双向 I/O 口,P1 口 缓冲器能接收输出 4TTL 门电流。 P1 口管脚写入 1 后,被内部上拉 为高,可用作输入, P1 口被外部下拉为低电平时,将输出电流,这 是由于内部上拉的缘故。在 FLASH 编程和校验时, P1 口作为第八 位地址接收。 P2 口:P2 口为一个内部上拉电阻的 8 位双向 I/O 口,P2 口缓冲 器可接收, 输出 4 个 TTL 门电流,当 P2 口被写 1 时,其管脚被内部 上拉电阻拉高,且作为输入。并因此作为输入时, P2 口的管脚被外 部拉低,将输出电流。这是由于内部上拉的缘故。 P2 口当用于外部 程序存储器或 16 位地址外部数据存储器进行存取时, P2 口输出地址 的高八位。在给出地址 1 时,它利用内部上拉优势,当对外部八位地 1 检测技术与仪表 址数据存储器进行读写时, P2 口输出其特殊功能寄存器的内容。 P2 口在 FLASH 编程和校验时接收高八位地址信号和控制信号。 P3 口:P3 口管脚是 8 个带内部上拉电阻的双向 I/O 口,可接收 输出 4 个 TTL 门电流。当 P3 口写入 1 后,它们被内部上拉为高电平, 并用作输入。作为输入,由于外部下拉为低电平, P3 口将输出电流。 P3 口也可作为 AT89C52 一些特殊功能口,如下所示: P3 口管脚 备选功能 P3.0 RXD (串行输入口) P3.1 TXD (串行输出口) P3.2 INT0 (外部中断0 ) P3.3 INT1 (外部中断 1) P3.4 T0 (记时器0 外部输入) P3.5 T1 (记时器1 外部输入) P3.6 WR (外部数据存储器写选通) P3.7 RD (外部数据存储器读选通) P3 口同时为闪烁编程和编程校验接收一些控制信号。 RST :复位输入。当振荡器复位器件时,要保持 RST 脚两个机 器周期的高电平时间。 ALE/ PROG :当访问外部存储器时,地址锁存允许端的输出电平 用于锁存地址的地址字节。在 FLASH 编程期间,此引脚用于输入编 程脉冲。 在平时,ALE 端以

文档评论(0)

kxg2020 + 关注
实名认证
内容提供者

至若春和景明,波澜不惊,上下天光,一碧万顷,沙鸥翔集,锦鳞游泳,岸芷汀兰,郁郁青青。

1亿VIP精品文档

相关文档