数字电路与逻辑设计基础实验集成逻辑门.docx

数字电路与逻辑设计基础实验集成逻辑门.docx

实验报告 数字电路与逻辑设计基础实验 实验一:集成逻辑门 (一) 实验目的 (1) 、掌握实验设备的正确操作和使用 (2) 、掌握数字电路实验的一般程序及数字集成电路的基本知识 (二) 实验器材 (1) 、直流稳压电源、数字逻辑电路试验箱、万用表、示波器 (2) 、74LS00、74HC00、(或 CD4011 )、74HC02 (或 CD4001 )、74LS04、74LS125 (三) 实验内容和步骤 1、TTL三态逻辑门 TTL集成电路有三种输出形式: (1) 、图腾柱输出一一集成芯片的输出不是逻辑 1就是逻辑0.芯片的输出端不能并联使 用,也不能直接接到逻辑开关、 +5V和GND ; (2) 、集电极开路(0C)输出一一集成芯片不输出任何逻辑值,需要在芯片输出端外 接电源及相应的元件才能正常产生逻辑值。 (3) 三态门(TSL)输出一一集成芯片的输出可以是逻辑 1、逻辑0、或高阻(Z)状 态中之一。芯片的输出端可以并联到总线上,如下图所示。 图 三态逻辑门(74LS123^片) 图中所示的 端为三态门控制端,当 C =L (低电平)时,三态门 A端的数据(1或0) 可以传送到B端输出(1或0);当c =H (高电平)时,三态门 A端的数据不能传送到 B 端,此时B端的输出呈现为高阻态(Z),即三台门输出端与传输线之间存在着无穷大阻抗, 可视为输出端与传输线之间呈现“断开”状

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档