网站大量收购独家精品文档,联系QQ:2885784924

suc2018年全国大学生电子设计备赛宝典10-芯片篇ad5722.pdf

suc2018年全国大学生电子设计备赛宝典10-芯片篇ad5722.pdf

  1. 1、本文档共33页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
Complete, Dual, 12-/14-/16-Bit, Serial Input, Unipolar/Bipolar, Voltage Output DACs AD5722/AD5732/AD5752 FEATURES GENERAL DESCRIPTION Complete, dual, 12-/14-/16-bit digital-to-analog converter (DAC) The AD5722/AD5732/AD5752 are dual, 12-/14-/16-bit, serial Operates from single/dual supplies input, voltage output, digital-to-analog converters. They operate Software programmable output range from single-supply voltages from +4.5 V up to +16.5 V or dual- +5 V, +10 V, +10.8 V, ±5 V, ±10 V, ±10.8 V supply voltages from ±4.5 V up to ±16.5 V. Nominal full-scale INL error: ±16 LSB um, DNL error: ±1 LSB um output range is software-selectable from +5 V, +10 V, +10.8 V, Total unadjusted error (TUE): 0.1% FSR um ±5 V, ±10 V, or ±10.8 V. Integrated output amplifiers, reference Settling time: 10 µs typical buffers, and proprietary power-up/power-down control circuitry Integrated reference buffers are also provided. Output control during power-up/brownout The parts offer guaranteed monotonicity, integral nonlinearity Simultaneous updating via LDAC

文档评论(0)

136****1820 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档