- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《数字石英钟》 ;课程设计目的
数字石英钟是由数字集成电路做成的现代计时器,与传统的机械钟相比,它具有走时准确、显示直观、无机械传动装置等优点,因而广泛用于车站、码头、机场等公共场所。
1、培养学生综合运用所学知识,设计小系统电路的能力。
2、提高学生合理布局、独立安装电路的工艺能力。
3、培养学生运用仪器设备调试系统,查找并解除故障的
能力。 ;数字石英钟的设计要求:
1.基本要求:
设计一个能显示时、分、秒的数字钟,显示时间从00:00:00到23:59:59;
设计电路包括时基信号,时、分、秒计时电路,数字显示电路。
2.扩展功能
校时电路
整点报时电路 ; 数字石英钟的工作原理框图;主体电路是由功能部件或单元电路组成的。在设计这些电路或选择部件时,尽量选用同类型的器件,如所有功能部件都采用TTL集成电路或都采用CMOS集成电路。整个系统所用的器件种类应尽可能少。下面介绍各功能部件与单元电路的设计。 ; 一、振荡电路 ; 分频电路的目的
一是产生标准的秒信号。二是得到功能扩展所需的信号。;;2、多级十分频电路;74LS390管脚功能图及功能表
;三 、计数器的设计;计数;2、时计数器的设计;M=24小时计数器电路(参考);测试(LT):试灯信号输入端,用以检查数码管的好好。当
LT=0 七段全亮,显示日。
消隐1(BI):熄灭信号输入端,用于间歇显示的控制。
消隐2(RBI):灭0信号输入端。当它为0时,输入
DCBA=0000时,七段全灭,数码管不显示。
; 74LS48的功能表;2.数码显示器;3.译码显示电路的连接; 当数字钟接通电源或者计时出现误差时,需要校正时间。校时是数字钟应具备的基本功能。对校时电路的要求是,在小时校正时,不影响分和秒的正常计数;在分校正时,不影响秒和小时的正常计数。
校时电路是由与非门构成的组合逻辑电路,校时开关S1或S2为“0”或“1”时,可能会产生抖动,这里,接电容C1、C2可以缓解抖动。必要时还应将其改为去抖动开关电路。;;六、整点报时电路;分个位; 分十位的Q2Q0=11;整点报时电路图;数字石英钟的设计电路图(参考);电路安装与调试;译码显示器;面包板上合理分配各功能区;注意事项:1、使用时集成块时要认清型号及管脚功能,注意管脚顺序(槽口方向),正确处理各功能脚的电平,电源正负不要接反。2、布线要整齐、美观,用颜色区分连线的功能(如电源正负、秒脉冲等),注意用线不要太长,尽量避免导线间相互跨接,导线裸露端头以4mm左右为好。;1.设计任务与要求2.系统设计思路与总体方案(系统 框图,各功能块的划分与组成)3.单元电路设计与分析4.电路的安装与调试5.总结,心得6.元器件明细表
原创力文档


文档评论(0)