- 1
- 0
- 约1.51千字
- 约 94页
- 2021-07-03 发布于上海
- 举报
第五章 触发器;概述; 触发器的分类:; 触发器的分类:;1.由或非门组成的SR锁存器;一、电路结构与工作原理;1;设原态为“0”态;0;设原态为“1”态;1;设原态为“1”态;1;与非门组成的基本 RS 锁存器的特性表 ;基本 RS 锁存器真值表;或非门组成的基本RS 锁存器的特性表 ;注意
正常工作时应遵守SR =0的约束条件
即不应加以 S = R =0的输入信号。;二、动作特点:;例1:;5.2 电平触发的触发器;基本SR锁存器;当CP=0时;当 CP= 1 时;当 CP = 1 时;1;1;电平触发SR触发器特性表;电平触发SR触发器真值表;二、动作特点:;例1:画出电平???发SR 触发器的输出波形。;例2:画出电平触发SR触发器的输出波形。设触发器的初态为Q=0。;三、电平触发的D触发器;;;;从触发器;0;1;3) 主从SR触发器·特性表;(只在CP从1变为0时有效);t;;;(1)J=1, K=1;CP;0;1;0;0;CP;CP;Qn;;二、动作特点:; 1. 主从JK触发器在CP=1期间,主触发器只有可能翻转一次。
2. 只有在CP=1的全部时间里输入状态始终未变的条件下,才可用CP下降沿到达时的输入状态决定触发器的次态。;;Q;;;CMOS边沿触发器特性表;带异步置位、复位端的CMOS边沿触发器;例:D 触发器工作波形图;*二. 维持阻塞触发器;;2. 维持阻塞结构的D 触发器;(1)D = 1;具有异步置位、复位端和多输入端的维持阻塞D触发器;*三、利用传输延迟时间的边沿触发器; 触发器的次态仅仅取决于CP信号上升沿(或下降沿)到达时刻输入信号的状态。而在此之前和之后输入状态的变化对触发器的次态没有影响。;集成边沿D触发器;;2.特性方程(又称为状态方程);3.状态转换图 ;二、JK触发器;3. 特性方程;具有保持和翻转功能。 ;3. 特性方程;5. T′触发器 ;1.特性表 ;5.6.2 触发器的电路结构和逻辑功能、触发方式的关系; 同一种功能的触发器,可以用不同的电路结构形式来实现;反过来,同一种电路结构形式,可以构成具有不同功能的各种类型触发器。; 利用CMOS传输门的JK 触发器CC4027;JK触发器转换为RS、D、T和T'触发器;绘制触发器的时序图要特别注意:
触发器中有边沿触发器和非边沿触发器之分。对于边沿触发器,如TTL维持-阻塞D触发器和CMOS主从JK触发器等,其次态仅仅取决于CP脉冲到达时刻的输入状态。对于非边沿触发器,如TTL主从触发器,其次态与整个CP=1期间的输入状态有关,存在“一次变化”现象。此时,绘制时序图的要领归纳如下:;在触发器的动作沿,如果仅根据当时输入状态值,次态应保持0状态时,则在CP=1期间有J信号中的正向脉冲干扰(置1)会引起错误,而K信号中出现的干扰则无妨;
如果次态应保持1状态,则CP=1期间K中的正向脉冲干扰(置0)会引起错误,而J信号中的正向脉冲干扰则无妨。;1;注意
正常工作时应遵守SR =0的约束条件
即不应加以 S = R =0的输入信号。;;0;t;5.6.2 触发器的电路结构和逻辑功能、触发方式的关系;绘制触发器的时序图要特别注意:
触发器中有边沿触发器和非边沿触发器之分。对于边沿触发器,如TTL维持-阻塞D触发器和CMOS主从JK触发器等,其次态仅仅取决于CP脉冲到达时刻的输入状态。对于非边沿触发器,如TTL主从触发器,其次态与整个CP=1期间的输入状态有关,存在“一次变化”现象。此时,绘制时序图的要领归纳如下:
原创力文档

文档评论(0)