网站大量收购独家精品文档,联系QQ:2885784924

数字电子技术基础》(第五版第八章门电路.pptx

数字电子技术基础》(第五版第八章门电路.pptx

  1. 1、本文档共30页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
《数字电子技术基础》(第五版)教学课件 ;第八章 可编程逻辑器件;第八章 可编程逻辑器件 (PLD, Programmable Logic Device);二、PLD的发展和分类 PROM是最早的PLD PAL 可编程逻辑阵列 FPLA 现场可编程阵列逻辑 GAL 通用阵列逻辑 EPLD 可擦除的可编程逻辑器件 FPGA 现场可编程门阵列 ISP-PLD 在系统可编程的PLD ;三、LSI中用的逻辑图符号;8.2 现场可编程逻辑阵列 FPLA;8.2 FPLA;8.3 PAL(Programmable Array Logic) 8.3.1 PAL的基本电路结构 一、基本结构形式 可编程“与”阵列+固定“或”阵列+输出电路 最简单的形式为: 二、编程单元 出厂时, 所有的交叉点均有熔丝 ;8.3.2 PAL的输出电路结构和反馈形式;二. 可编程输入/输出结构 ;三. 寄存器输出结构;四. 异或输出结构;五. 运算反馈结构;8.3.3 PAL的应用举例;8.4 通用逻辑阵列 GAL;GAL16V8;8.4.2 OLMC;8.4.3 GAL的输入和输出特性;GAL输出缓冲级;8.5 可擦除的可编程逻辑阵列EPLD;8.7 现场可编程门阵列FPGA;1. IOB;2. CLB;3. 互连资源;4. SRAM 分布式 每一位触发器控制一个编程点 ;二、编程数据的装载;8.8 在系统可编程通用数字开关(ispGDS);8.9 PLD的编程;二、步骤 抽象(系统设计采用Top-Down的设计方法) 选定PLD 选定开发系统 编写源程序(或输入文件) 调试,运行仿真,产生下载文件 下载 测试 ;isp器件的编程接口(Lattice)

您可能关注的文档

文档评论(0)

老师驿站 + 关注
官方认证
内容提供者

专业做教案,有问题私聊我

认证主体莲池区卓方网络服务部
IP属地河北
统一社会信用代码/组织机构代码
92130606MA0GFXTU34

1亿VIP精品文档

相关文档