PCB设计八大误区 电工弱电 .docx

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
PAGE PAGE 1 PCB设计八大误区 - 电工弱电 误区一:这板子的PCB设计要求不高,就用细一点的线,自动布吧。   点评:自动布线必定要占用更大的PCB面积,同时产生比手动布线多好多倍的过孔,在批量很大的产品中,PCB厂家降价所考虑的因素除了商务因素外,就是线宽和过孔数量,它们分别影响到PCB的成品率和钻头的消耗数量,节省了供应商的成本,也就给降价找到了理由。   误区二:这些总线信号都用电阻拉一下,感觉放心些。   点评:信号需要上下拉的缘由很多,但也不是个个都要拉。上下拉电阻拉一个单纯的输入信号,电流也就几十微安以下,但拉一个被驱动了的信号,其电流将达毫安级,现在的系统经常是地址数据各32位,可能还有244/245隔离后的总线及其它信号,都上拉的话,几瓦的功耗就耗在这些电阻上了。   误区三:CPU和FPGA的这些不用的I/O口怎么处理呢?先让它空着吧,以后再说。   点评:不用的I/O口假如悬空的话,受外界的一点点干扰就可能成为反复振荡的输入信号了,而MOS器件的功耗基本取决于门电路的翻转次数。假如把它上拉的话,每个引脚也会有微安级的电流,所以最好的方法是设成输出(当然外面不能接其它有驱动的信号)   误区四:这款FPGA还剩这么多门用不完,可尽情发挥吧   点评:FGPA的功耗与被使用的触发器数量及其翻转次数成正比,所以同一型号的FPGA在不同电路不同时刻的功耗可能相差100倍。尽量削减高速翻转的触发器数量是降低FPGA功耗的根本方法。   误区五:这些小芯片的功耗都很低,不用考虑   点评:对于内部不太简单的芯片功耗是很难确定的,它主要由引脚上的电流确定,一个ABT16244,没有负载的话耗电或许不到1毫安,但它的指标是每个脚可驱动60毫安的负载(如匹配几十欧姆的电阻),即满负荷的功耗最大可达60*16=960mA,当然只是电源电流这么大,热量都落到负载身上了。   误区六:存储器有这么多把握信号,我这块板子只需要用OE和WE信号就可以了,片选就接地吧,这样读操作时数据出来得快多了。   点评:大部分存储器的功耗在片选有效时(不论OE和WE如何)将比片选无效时大100倍以上,所以应尽可能使用CS来把握芯片,并且在满足其它要求的状况下尽可能缩短片选脉冲的宽度。   误区七:这些信号怎么都有过冲啊?只要匹配得好,就可消退了   点评:除了少数特定信号外(如100BASE-T、CML),都是有过冲的,只要不是很大,并不否定都需要匹配,即使匹配也并非要匹配得最好。象TTL的输出阻抗不到50欧姆,有的甚至20欧姆,假如也用这么大的匹配电阻的话,那电流就格外大了,功耗是无法接受的,另外信号幅度也将小得不能用,再说一般信号在输出高电平和输出低电平常的输出阻抗并不相同,也没方法做到完全匹配。所以对TTL、LVDS、422等信号的匹配只要做到过冲可以接受即可。   误区八:降低功耗都是硬件人员的事,与软件没关系。   点评:硬件只是搭个舞台,唱戏的却是软件,总线上几乎每一个芯片的访问、每一个信号的翻转差不多都由软件把握的,假如软件能削减外存的访问次数(多使用寄存器变量、多使用内部CACHE等)、准时响应中断(中断往往是低电平有效并带有上拉电阻)及其它争对具体单板的特定措施都将对降低功耗作出很大的贡献。

文档评论(0)

小文文小库库 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档