PCB电路设计经验 电子技术 .docx

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
PAGE PAGE 1 PCB电路设计阅历 - 电子技术 高速时钟和高速信号处理: 假如空间允许,在两条平行线之间加一条地线,以防止信号串扰;每个同步芯片应有独立的时钟驱动,不选择双向驱动芯片(如245)作为时钟驱动芯片,以免引起时钟相位抖动; 包地处理:对于高速的时钟或者高速信号线,可以布在两个相邻的GND层之间或者相邻的GND与Power之间,即带状线类型,同时在信号线四周用地线GND加布防护带; CLK或其他高速信号不要跨接不同的参考层分区,以保证整条传输线有一个稳定的参考平面和稳定的传输线特征阻抗。当这种要求无法保证时,需要在跨区处的两个参考层上串联一个电容,为高速信号线供应回流路径;削减高速信号的换层布线次数,以削减传输线过孔数量和参考平面的稳定性。当这种要求无法保证时,可以在过孔处打一些GND过孔,以便供应一个畅通的回流路径;FPGA的PLL专用引脚需要使用独立的电源,以削减向其他电源引入谐波噪声;同一差分线对布在同一层,平行等长,线对之间不要增加GND布线、铜皮或过孔;不同的差分线对之间用地隔开,或走在不同层上; 【设计原则】:PCB布局设计时,应充分遵守沿信号流向直线放置的设计原则,尽量避开来回环绕。 【原理分析】:避开信号直接耦合,影响信号质量。 【设计原则】:多种模块电路在同一PCB上放置时,数字电路与模拟电路、高速与低速电路应分开布局。 【原理分析】:避开数字电路、模拟电路、高速电路以及低速电路之间的相互干扰。 【设计原则】:当线路板上同时存在高、中、低速电路时,应当遵从下图中的布局原则。 【原理分析】:避开高频电路噪声通过接口向外辐射。 【设计原则】:存在较大电流变化的单元电路或器件(如电源模块的输入输出端、风扇及继电器)四周应放置储能和高频滤波电容。 【原理分析】:储能电容的存在可以减小大电流回路的回路面积。 【设计原则】:线路板电源输入口的滤波电路应应靠近接口放置。 【原理分析】:避开已经经过了滤波的线路被再次耦合。 【设计原则】:在PCB板上,接口电路的滤波、防护以及隔离器件应当靠近接口放置。 【原理分析】:可以有效的实现防护、滤波和隔离的效果。 【设计原则】:假如接口处既有滤波又有防护电路,应当遵从先防护后滤波的原则。 【原理分析】:防护电路用来进行外来过压和过流抑制,假如将防护电路放置在滤波电路之后,滤波电路会被过压和过流损坏。 【设计原则】:布局时要保证滤波电路(滤波器)、隔离以及防护电路的输入输出线不要相互耦合。 【原理分析】:电路的输入输出走线相互耦合时会减弱滤波、隔离或防护效果。 高速PCB设计- PCB布局设计 【设计原则】:晶体、晶振、继电器、开关电源等强辐射器件远离单板接口连接器至少1000mil。 【原理分析】:将干扰会直接向外辐射或在外出电缆上耦合出电流来向外辐射。 【设计原则】:为IC滤波的各滤波电容应尽可能靠近芯片的供电管脚放置。 【原理分析】:电容离管脚越近,高频回路面积越小,从而辐射越小。 【设计原则】:PCB走线不能有直角走线。 12 / 2 页下一页

文档评论(0)

小文文小库库 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档