数字逻辑电路构成地址计数器《构成地址计数器》.docVIP

  • 24
  • 0
  • 约小于1千字
  • 约 1页
  • 2021-08-30 发布于北京
  • 举报

数字逻辑电路构成地址计数器《构成地址计数器》.doc

数字逻辑电路 数字逻辑电路 第 PAGE 1页 共 NUMPAGES 1页 构成地址计数器 本书课程设计霓虹灯显示控制器中2764 EPROM的地址码产生电路如图所示,该电路是由3个74LS161四位二进制计数器构成的地址计数器。 2764 EPROM有8K个存储单元,故有13根地址线。在课程设计中,只用了2K个存储单元,故需要有11位地址码来产生2048个地址。这11位地址码由3个74LS161四位二进制同步加法计数器提供。由图可见,11位地址码从低到高由74LS161(1)的Q0~Q3、74LS161(2)的Q0~Q3 和74LS161(3)的Q0~Q3提供。每输入一个计数脉冲,EPROM的地址就自动加1,直到产生全部的2048个地址,计数器清零,再开始新一个周期的计数。

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档