- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
DAC引脚功能电路应用原理图
DAC引脚功能电路应用原理图
DAC引脚功能电路应用原理图
DAC0832引脚功能电路应用原理图
DAC0832 是采样频率为八位的 D/A 变换芯片,集成电路内有两级输入存放器,使 DAC0832 芯片具备双缓
冲、单缓冲和直通三种输入方式,以便适于各种电路的需要 (如要求多路 D/A 异步输入、同步变换等 )。所
以这个 芯片 的应 用很广泛 ,关于 DAC0832 应 用的 一 些重要 资 料见 以下列图 :
D/A 变换
结果采用电流形式输出。假设需要相应的模拟电压信号,可经过一个高输入阻抗的线性运算放大器实现。运
放的反响电阻可经过 RFB 端引用片内固有电阻,也可外接。 DAC0832 逻辑输入满足 TTL 电平,可直接与 TTL 电路或微机电路连接。
dac0832 应用电路图
dac0832 应用电路图 :
DAC0832 引脚功能说明:
DI0~DI7:数据输入线,TLL 电平。
ILE:数据锁存赞同控制信号输入线,高电平有效。
CS:片选信号输入线,低电平有效。
WR1:为输入存放器的写选通信号。
XFER:数据传达控制信号输入线,低电平有效。
WR2:为 DAC存放器写选通输入线。
Iout1: 电流输出线。当输入全为 1 时 Iout1 最大。
Iout2: 电流输出线。其值与 Iout1 之和为一常数。
Rfb: 反响信号输入线, 芯片内部有反响电阻 .
Vcc:电源输入线 (+5v~+15v)
Vref: 基准电压输入线 (-10v~+10v)
AGND:模拟地, 摸拟信号和基准电源的参照地 .
DGND:数字地, 两种地线在基准电源处共地比较好 .
采用
ADC0809
实现
A/D
变换。
〔一〕
D/A
变换器
DAC0832
DAC0832
是采用
CMOS
工艺制成的单片直流输出型
8 位数 /模变换器。如图
4-82 所示,它由倒
T 型 R-2R
电阻网络、模拟开关、运算放大器和参照电压
VREF
四全局部组成。运算放大器输出的模拟量
V0
为:
图 4-82
由上式可见,输出的模拟量 与输入的数字量〔 〕 成正比,这就实现了从数字
量到模拟量的变换。
一个 8 位 D/A 变换器有 8 个输入端〔其中每个输入端是 8 位二进制数的一位〕,有一个模拟输出端。输入
可有 28=256 个不同样的二进制组态, 输出为 256 个电压之一, 即输出电压不是整个电压范围内任意值, 而只
能是 256 个可能值。图 4-83 是 DAC0832 的逻辑框图和引脚排列。
图 4-83
D0~D7 :数字信号输入端。
ILE :输入存放器赞同,高电平有效。
CS:片选信号,低电平有效。
WR1:写信号 1,低电平有效。
XFER :传达控制信号,低电平有效。
WR2:写信号 2,低电平有效。
IOUT1 、 IOUT2 :DAC 电流输出端。
Rfb :是集成在片内的外接运放的反响电阻。
Vref :基准电压〔 -10~10V 〕。
Vcc :是源电压〔 +5~+15V 〕。
AGND :模拟地 NGND :数字地,可与 AGND 接在一起使用。
DAC0832 输出的是电流,一般要求输出是电压,因此还必定经过一个外接的运算放大器变换成电压。实验线路如图 4-84 所示。
图 4-85
IN0~IN7 :8 路模拟信号输入端。
A1、A2 、A0 :地址输入端。 ALE 地址锁存赞同输入信号,在此脚施加正脉冲,上升沿有效,此时锁存地
址码,从而选通相应的模拟信号通道,以便进行 A/D 变换。
START :启动信号输入端,应在此脚施加正脉冲,当上升沿到达时,内部逐次逼近存放器复位,在下降沿到达后,开始 A/D 变换过程。
EOC:变换结束输出信号〔变换接受标志〕,高电平有效。
OE:输入赞同信号,高电平有效。
CLOCK(CP) :时钟信号输入端,外接时钟频率一般为
640kHz 。
Vcc : +5V
单电源供电。
、
Vref(+),Vref(-)
:基准电压的正极、负极。一般
Vref(+) 接 +5V
电源, Vref(-) 接地。
D7~D0 :数字信号输出端。
由 A2 、A1、A0
三地址输入端选通
8 路模拟信号中的任何一路进行
A/D
变换。
第 10 章 模拟接口
数/ 模〔 D/A〕变换器
D/A 器是接收数字量, 出一个与数字量相 的 流或 信号的模 量接口。
D/A 器被广泛用于 算机函数 生器、 算机 形 示以及与 A/D 器相当合
的控制系 等。
10.3.1 D/A 变换原理
数字量的 是由每一
原创力文档


文档评论(0)