网站大量收购闲置独家精品文档,联系QQ:2885784924

走线规则技巧与PCB制程专题讲座.pptx

  1. 1、本文档共33页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
2006.07.24;;走线规则技巧及PCB制程培训讲座 ;;;2.1 CLKBURST时钟线和过孔(2-7)需要包地(2倍线宽) 2.2 SIMCARD的信号及时钟线需要包地(可以一起包) 2.3 所有的音频线(MIC,RECEIVER,SPEAKER,EAR尤其注意MICBIAS,MIC_BIAS_AUX)需要包地,并检查邻层及过孔是否包地。 2.4 所有的模拟信号线(MES_BATT,TEMP_PRODUCT,MES_CUR,CURRENT etc.)都需要包地。 2.5 LCDC 时钟线C_MCLK,C_PCLK需要包地,邻层没有平行走线。 2.6 所有的晶体和晶振下面第二层没有信号线的过孔和走线。 2.7 VBAT电源线全部包地,尽量从根部星形连接。V_EXT_CHARGE以及??UBA2008相连的VBAT部分电源线宽至少0.5mm 2.8 所有电源的线宽最窄不小于0.2mm,注意电源线宽的一致性,避免出现中间段变细的情况。 3 ESD(从PCB角度) 3.1 打孔,各IC,连接器,bypass电容等地脚用孔连到主地. 3.2 所有连接 ESD器件的信号线必须先通过 ESD,然后再到相应的器件,连接 ESD部分线宽要不小于 0.15mm ;4 PCB 层的分布(针对8层是RF) lay8: RF件、线 笼子 外不见长线。横竖皆可。2-7孔对应的8层是地。横竖皆有 lay7:RF线对应的第8层要是地,不能是件的焊盘或线 lay6:全是地(主地) lay5:sensitive的线,以竖线为主 RF-BB (IQ、AFC、RAMP、CLOCK) PMU给RF的电源(VDD_IO_LOW,VCC_SYN,VCC_RX_TX) 逻辑控制线, AUDIO(MIC、AUXMIC、MICBIAS、RECEIVER、SPEAKER)尽量走板边。 lay4:对应5层的Sensitive线全是地,可走部分长线、横线。整层大部分全是地. lay3:长线、竖线。logic线。 lay2:短线,有横有竖。 lay1:短线,笼子外不见长线。 注意:(1)横线、竖线,要合理分配,不能全部走在一层 (2)邻层不得已需交叉的线,应正交 5 走线顺序(先射频后基带) 5.1 RF 先走8层RF线,sensitive线,可先在保护线边加地孔,予留地孔位置。 ;;;3 当一个线和直线交叉,切忌也不要走锐角,可以走直角 ;;;;;;;;;;;;;;;;;;;;;;;

文档评论(0)

职教魏老师 + 关注
官方认证
服务提供商

专注于研究生产单招、专升本试卷,可定制

版权声明书
用户编号:8005017062000015
认证主体莲池区远卓互联网技术工作室
IP属地河北
统一社会信用代码/组织机构代码
92130606MA0G1JGM00

1亿VIP精品文档

相关文档