- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
二位计数器实验报告
二位计数器实验报告
王林 2021141444014
一、实验目的:
1.设计一个二位的计数器;
2.熟悉QuartusII软件的功能及环境。
二、详细设计: 设计步骤如下:
1.设计一个任意进制二位的计数器,包含有时钟信号clk,实现计数功能;在本实验设计了一种二位二十四进制的计数器,当个位计数到9时,十位加一,当十位达到2,个位达到3时,将执行清零,从而达到二十四进制计数的功能。
2.编译、查找错误并仿真,并下载到板子上验证结果。
三、源程序代码:
library ieee;
use ieee.std_logic_1164.all; use ieee.std_logic_arith.all; use ieee.std_logic_unsigned.all;
entity qua1 is --定义实体,它说明输入/输出端口 port(clk:in std_logic; --计数时钟
q:out std_logic_vector(7 downto 0); --计数输出 c:out std_logic); end qua1;
architecture a of qua1 is --定义结构体,它说明具体的功能 signal qa:std_logic_vector(3 downto 0); signal qb:std_logic_vector(3 downto 0); signal cy:std_logic; --申明变量 begin
process(clk) begin
if clkevent and clk=1 then --异步清零
if (qa=9) or (qa=3 and qb=2) then --当代表个位的qa=9或者qa=3且qb=2时qa清零
qa=\
cy=0;
elsif qa=8 then --qa=8时qa加一,cy=1 qa=qa+1; cy=1;
else --其他情况qa++,cy=0 qa=qa+1; cy=0; end if; end if;
end process; --结束 process(clk,cy) begin
if clkevent and clk=1 then―异步清零
if (qa=3 and qb=2) then ?Cqa=3且qb=2时qb清零c=1 qb=\ c=1;
elsif cy=1 then --cy=1时qb进一位 qb=qb+1; c=0;
else ?C其他情况c=0 c=0; end if; end if;
end process;
q(7 downto 4)=qb; --输出 q(3 downto 0)=qa; end a;
四、仿真结果:
五、实验感想:
通过这次实验,让我熟悉了VHDL语言的应用,在做计数器的过程中出现了
很多问题和困难,在和同学交流和查阅了相关资料后解决了这个问题,在这个过程中也提高了自己。
感谢您的阅读,祝您生活愉快。
原创力文档


文档评论(0)