基于FPGA的Verilog语言描述的SDRAM存储器接口设计毕业设计.docVIP

基于FPGA的Verilog语言描述的SDRAM存储器接口设计毕业设计.doc

  1. 1、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。。
  2. 2、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
  3. 3、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于 EPM570 的 SDRAM 存储器接口实现 摘要 随着信息科学的飞速发展, 人们面临的信号处理任务越来越繁重, 对数据采 集处理系统的要求也越来越高。单片机、 DSP 等微处理器内部 RAM 有限,这就 需要在微处理器的外部扩展存储器。 同步动态随机访问存储器具有价格低廉、 密 度高、数据读写速度快的优点, 从而成为数据缓存的首选存储介质, 在数据采集 系统和图像处理系统等方面中有着重要和广泛的应用。 SDRAM 的读写逻辑复杂,最高时钟频率达 100MHz 以上,普通单片机无 法实现复杂的 SDRAM 控制操作。复杂可编程逻辑器件 CPLD 具有编程方便, 集成度高,速度快,价格低等

文档评论(0)

yusuyuan + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档