- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
— PAGE \* Arabic 1 —
数电课程设计总结
电子技术基础课程设计说明书 基于multisim的数字电子钟 设计与仿真 基于multisim的数字电子钟设计与仿真 目录 一设计任务 (5) 1.1设计目的和意义 (5) 1.1.1设计目的 (5) 1.2任务和要求 (5) 二系统设计 (5) 2.1数字钟电路系统的工作原理: (5) 2.2 器件选择 (6) 2.2.1器件表 (6) 2.2.2器件详细介绍 (7) 2.3.3时分秒计数器的设计 (10) 2.3.4校时电路设计 (12) 2.3.5主体电路图 (13) 2.4 电路仿真测试 (14) 2.4.1基本功能测试 (14) 2.4.2校正功能测试 (15) 三总结 (17) 3.1结论 (17) 3.2优点与不足 (18) 3.2.1优点 (18) 3.2.2不足 (18) 3.3 心得与体会 (18) 四 一设计任务 1.1设计目的和意义 1.1.1设计目的 熟悉集成电路的引脚安排。掌握各芯片的逻辑功能及使用方法。了解数字钟的组成及工作原理。熟悉数字钟的设计与制作。 1.1.2设计意义 数字钟是一种利用数字电路来显示时分秒的计时装置,与传统机械相比,它具有走时准确、显示直观,无机械传动装置等优点。随着现代数字技术的发展,数字钟广泛的应用于各个生产生活领域。 1.2任务和要求 1.2.1任务 本设计以multisim为仿真软件,由虚拟元器件组成的数字电子钟,它主要由振荡器、时分秒计数器、校时电路、译码器、数码管等级部分组成。通过multisim的仿真,它可以实现时分秒的计时功能。 1.2.2 设计要求 (1)准确计时,以数字形式显示时分秒的时间。 (2)小时的计时要求为“二十四翻一”,分和秒的计时要求为60进位。 (3)校正时间。 二系统设计 2.1数字钟电路系统的工作原理: 振荡器产生稳定的高频脉冲信号作为数字时钟的时间基准,输出标准秒脉冲,秒计数器计满六十后向分计数器进位,分计数器计满六十后向小时计数器进位,时计数器按照“二十四翻一”规律计数。计数器的输出经译码器送显示器。计时出现误差时可以 用校正电路进行校时,校分。数字时钟电路 图一数字钟系统组成框图 2.2 器件选择 2.2.1器件表 表一器件明细表 器件名称器件个数器件参数器件标号SEVEN-SEG-CO 6 5mA 1.66v 1 M-A 7447N 6 2 R1 1 530 3 R2 1 525 4 DGND 1 5 C 2 910nF 6 GROUN D 2 7 VDD 1 5V 8 74LS04D 3 9 KEY=SPACE 2 10 74LS190 4 11 VCC 2 5V 12 LM555C 1 13 74LS08D 5 14 74LS00D 9 15 2.2.2器件详细介绍 1)四位二进制进制加/减计数器74LS190 图二74LS190引脚图 表二74LS190功能表 CLK1 S LD U/D 工作状态 x 1 1 x 保持 x x 0 x 预制数上升沿0 1 0 加法计数 上升沿0 1 1 减法计数 2)二-五-十进制异步计数器74LS90 图三74LS90引脚图 如图所示,74LS90是二-五-十进制异步计数器,QA,QB,QC,QD分别是脉冲输出线。通过不同的连接方式它可以实现四种不同的逻辑功能,而且还可借助R01和R02对计数器清零,借助R9(1)和R9(2)将计数器置9。 具体功能如下: a)计数脉冲从INA输入,QA作为输出端,为二进制计数器; b)若将INB和QA相连,计数脉冲有INA输入QD,QC,QB,QA作为输出端,则构成8421码十进制加法计数器; c)若将INA 和QD相连,计数脉冲由
您可能关注的文档
最近下载
- 《往复式压缩机培训》PPT课件.pptx VIP
- Unit4PlantsaroundusPartLet'slearn(教学设计)-人教PEP版(级上册.docx
- JJF(陕) 060-2021 倒角卡尺校准规范.docx VIP
- 国家开放大学最新《电工电子技术》形考任务(1-6)试题及答案解析.docx VIP
- 人工神经网络课后习题及参考答案.docx VIP
- 贵州大学工程数学期末考试试题.doc VIP
- JJF(陕) 104-2023 裂隙灯显微镜校准规范.docx VIP
- 生物材料学课件.pptx VIP
- DB45∕T 1551-2017 高等级公路水泥混凝土路面设计规范.docx
- JJF(京) 127-2024 零气发生器校准规范.docx VIP
原创力文档


文档评论(0)