SDI信号电复接光传输设备的设计.docxVIP

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE PAGE 1 基于CPLD的异步ASI/SDI信号电复接光传输设备的设计 近年来,随着计算机、数字网络和电视技术的飞快进展,人们对高质量电视图像的需求不断提高,我国广播电视事业日新月异、迅猛进展。四年前开通的卫星广播,目前已形成相当规模。数字摄录、数字绝技、非线性编辑系统、虚拟演播室、数字转播车、网络硬盘阵列以及机械手数字播放系统等设备,已间续进入中心电视台和各省市级电视台。标准高清楚度数字电视SDTV/HDTV已列为国家重大科研产业工程项目,实验播出已在中心广播电视塔上举行。目前,我国数字电视节目制作和数字电视地面广播已在紧锣密鼓地推动,而“十一五”将是我国数字电视整体平移的预备期,是广播电视系统从模拟向数字化过渡的重要阶段。 本设计正是为应对这一趋势,并为满足市场对于多路ASI/SDI数字视频信号光传输设备的巨大需求而设计的。它是通过时分复用技术实现在一根光纤中同时传输两路ASI/SDI数字视频信号的光传输设备,该项设计可为今后开发更多路更高速的异步数字信号光传输设备打好基础。 系统实现计划 该ASI/SDI信号光传输设备的工作原理见图1。 图1 系统原理图 由图1可知,ASI/SDI串行信号通过均衡后得到整形,改变成为一组差分信号;再经过时钟复原电路将信号中的时钟提取出来,以便在接下来的解码和同步信号时用法;再通过解码电路后,串行的高速信号改变成并行的低速信号,为接下来的电复接过程做好预备;最后通过FIFO电路的调节实现异步信号跟本地的电复接时钟同步,进而实现本地的电复接;再通过光模块电/光转换后传输到收端,收端收到信号后经过一系列逆向变换电路后,复原出原始的ASI/SDI串行信号,完成囫囵传输过程。 本设计中ASI/SDI信号的电复接技术是囫囵技术环节的关键。因为项目中需电复接的ASI/SDI信号速率很高,标准速率达到270Mbit/s,并且不是同源的信号复接,所以挺直对该信号电复接很困难且不经济,需要先复原出各个信号的时钟,把高速串行信号变换成低速并行信号,然后再通过FIFO芯片电路来调节各个信号的时钟步子,实现跟本地的时钟同步,然后再通过可编程芯片举行两路电信号复接,进而实现时分复用传输。惟独经过这一系列的信号处理过程后,在接收端才可以实现顺当的解复接过程,这也是该设计的主要技术攻关点。 另外,电复接的锁定也是一个问题。信号路数越多,速率越高,越难锁定,对板的排版技术要求较高。通过对各个元器件的合理放置和科学的滤除杂波等各项处理,这个问题可以得到很好的解决。 硬件电路 在该设计中,主要用法的是美国国家公司最新推出的功能强大且性能稳定的数字视频芯片组。其中解码及串/并转换芯片选用CLC011;编码及并/串转换芯片选用CLC020;时钟复原芯片选用LMH0046;自适应电缆均衡芯片选用CLC014;芯片采纳LATTICE公司的LC4256V;FIFO芯片采纳公司的IDT72V2105。 均衡部分电路处理过程如图2所示。由图2可知单端输入的ASI/SDI串行信号通过均衡电路后得到整形,改变成一组差分信号,为接下来的时钟复原过程作好了预备。通过均衡电路以后,信号质量大大提高,输入输出信号波形比较如图3。 图2 均衡部分电路处理过程 图3 均衡电路波形比较 时钟复原部分电路处理过程由图4所示。通过图4可以看到,正确地设置好芯片的工作模式,由本地提供一个27M的时钟供时钟复原芯片用法,将均衡后的高速差分信号输入到芯片中,通过芯片处理后复原出串行信号之中的时钟信号,以便下面解码部分电路用法。同时,该芯片也可支持高清信号的时钟复原功能。 图4 时钟复原部分电路处理过程 解码部分电路处理过程由图5所示。通过图5可以看到,由时钟复原芯片复原出来的串行时钟和串行数据输入到解码芯片,通过串/并转换后输出10位并行数据和27M的并行时钟,以备下面FIFO电路的时钟调节用法。详细各个工作模式下信号的时序图见图6。 图5 解码部分电路处理过程 图6 各模式信号时序图 FIFO部分电路处理过程如图7所示。其中读时钟用法编码电路复原出来的27M并行时钟,写时钟用法本地的27M时钟,通过调节实现经过FIFO的10位并行信号与本地时钟同步,为接下来输入到CPLD举行电复接做好预备。CPLD的电复接部分程序如下,其中2BP-S为复接程序,2BS-P为解复接程序。 图7 FIFO部分电路处理过程 architecture SCHEMATIC of 2BP-S is SIGNAL gnd : std_logic := 0; SIGNAL vcc : std_logic := 1; signa

文档评论(0)

158****9345 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档