- 11
- 0
- 约1.49千字
- 约 61页
- 2021-11-09 发布于北京
- 举报
;;Ch2、门电路;Ch3、组合逻辑电路;三、常用组合逻辑电路的功能和原理
编码器、译码器、数据选择器、加法器、数值比较器。
四、组合逻辑电路的竞争—冒险
原因、检查和消除的方法;例1 试用译码器和门电路实现逻辑函数:;利用8选1数据选择器组成函数产生器的一般步骤;例2 试用8选1数据选择器74X151实现单输出组合逻辑函数;;由译码器74138和8选1数据选择器74151组成如图所示的逻辑电路。X2X1X0及Z2Z1Z0为两个三位二进制数。试分析电路的逻辑功能。; 试用8选1数据选择器74151和门电路设计一个四位二进制码奇偶校验器。要求当输入的四位二进制码中有奇数个1时,输出为1,否则为0。
解 设四位二进制码ABCD为输入逻辑变量,校验结果L为输出逻辑变量。所对应的奇偶校验器的逻辑关系真值表。;Ch4、触发器;;各种不同逻辑功能的触发器的特性方程为:
RS触发器:Qn+1=S+RQn,其约束条件为:
RS=0
JK触发器: Qn+1=JQn+KQn
D触发器: Qn+1=D
T触发器: Qn+1=TQn+TQn
T'触发器: Qn+1=Qn;;;带清零端和预置端的主从JK触发器的逻辑符号;;一同步时序逻辑电路如图所示,触发器为维持阻塞D触发器,
其初态均为0。
(1)画出在连续7个时钟脉冲CP作用下输出端Q0、Q1和Z的
波形
(2)分析输出Z与输入CP的关系。;1 . 写出图示各电路的状态方程。 ;Ch5、时序逻辑电路;
;设计同步时序逻辑电路的一般步骤;Ch6、脉冲整形和产生电路; 数字电子钟;例如:用与非门和十六进制计数器74LS163的
同步置数方式,构成一个十二进制计数器。
解:S12=1011;例如:电路如图10所示,写出输出方程、驱动
方程、状态方程,画出状态图,说明电路的功能。
;状态方程 ;4;状态方程;比较,得驱动方程:;检查电路能否自启动; 设计一个串行数据检测电路,当连续输入3个或3个以上1时,电路的输出为1,其它情况下输出为0。例如:
输入 X 101100111011110
输出 Y 000000001000110;原始状态图中,凡是在输入相同时,输出相同、要转换到的次态也相同的状态,称为等价状态。状态化简就是将多个等价状态合并成一个状态,把多余的状态都去掉,从而得到最简的状态图。;4;;同步时序电路设计举例;0;;举例;0;;不???的是,74160和74162是十进制同步加法计数器。
而74161和74163是4位二进制(16进制)同步加法计数器。
74160和74162的区别:
74160采用的是异步清零方式,而74162采用的是同步清零方式。
74161和74163的区别:
74161是异步清零方式, 74LS163采用同步清零方式
74190是单时钟集成十进制同步可逆计数器,其引脚排列图和逻辑功能示意图与74191相同。
74192是双时钟集成十进制同步可逆计数器,其引脚排列图和逻辑功能示意图与74193相同。
;M16的任意进制计数器的设计(2片74LS161级联)
M=(147)10=2;清零法(异步),设置过渡状态;;写出图5-47所示异步计数器的态序表。并画出工作波形图,说明为模几计数器。;异步时序电路分析;1. 各触发器的控制函数和时钟方程;3、态序表;;;电路如图所示,试用表格方式列出各门电路的名称,输出逻辑表达式以及当ABCD=1001时,各输出函数的值。 ;
原创力文档

文档评论(0)