网站大量收购独家精品文档,联系QQ:2885784924

微机原理与接口技术第三章.pptx

  1. 1、本文档共80页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第3章 存储系统 存储器是计算机记忆或暂存数据的部件。计算机中的全部信息,包括原始的输入数据、经过初步加工的中间数据以及最后处理完成的有用信息都存放在存储器中。而且,指挥计算机运行的各种程序,即规定对输入数据如何进行加工处理的一系列指令也都存放在存储器中。主要内容:一、存储器的技术指标二、半导体存储器 DRAM的分类、DRAM的两种接口类型、高速缓冲存储器、ROM存储器三、存储器与CPU的连接 EPROM与CPU的接口、SRAM与CPU的接口、DRAM与CPU的接口四、外部存储器 技术指标、硬盘发展、硬盘技术、固态硬盘、CD-ROM光盘及其驱动器、DVD光盘§3.1 存储器的技术指标1.存取速度要快 存储器存取速度的快慢直接关系到整个系统的工作效率,尤其是作为直接运行程序场所的主存储器,更是希望其存取速度快。2.存储容量要大 存储器的存储容量越大,可以存储的信息越丰富,尤其是多媒体通信技术,要求存储器的容量很大。3.可靠性要好 只要对存储的内容不进行修改就可以一直保存,能完整保存的时间越久越好,这有利于信息资料的保护。4.存取操作要方便 对存储器中信息的存取通常都是根据需要有选择地进行。5.体积小和重量轻 为了便于携带,存储器必须要尽量体积小、重量轻。6.性价比要好 任何产品,在性能相同的情况下,其价格越低,就越受用户的欢迎,产品就越有竞争力,存储器也不例外,当然应考虑选择性能价格比高的产品。 存储设备的种类很多,按不同的考虑,可以有不同的分类。例如,按应用场合的不同,可分为内存储器与外存储器;按存储器的工作原理,可分为半导体存储器、磁介质存储器和光碟存储器等;按存储特性,又可分为易失性存储器和非易失性存储器;按寻址特性,还可以分为随机寻址存储器、顺序寻址存储器和直接寻址存储器等。§3.2 半导体存储器 半导体存储器根据其存储信息的功能,分为易失性存储器和非易失性存储器。易失性存储器指的是随机存储器(随意存取记忆),又称为读写存储器,是指一种在机器运行期间可读也可写的存储器,其在关闭电源后所存的信息将会全部丢失,通常被用于暂存运行的程序和数据。而非易失性存储器则是一种在机器运行期间,只能读出信息而不能随时写入信息的存储器,其在掉电后所存的信息不会丢失,通常用来存放固定不变的程序和数据,如引导程序与基本输入输出系统程序等。 随机访问存储器(Random Access Memory,RAM)是计算机中用来存放数据、程序及运算结果,直接与CPU进行信息交换的场所。易失性存储器按存储元件在运行中能否长时间保存信息,可分为静态随机存取储存器(SRAM)和动态随机存取储存器(DRAM)。 SRAM速度很快而且不用刷新就能保存数据不丢失。它以双稳态电路形式存储数据,结构复杂,内部需要使用更多的晶体管构成寄存器以保存数据,所以它采用的硅片面积相当大,制造成本也相当高,所以现在只能把SRAM用在比主内存小的多的高速缓存上。 MOS型六管静态基本存储电路是在MOS型触发器的基础上增添了两个门控制管而构成的,如图3-1所示。MOS管T1~T4构成双稳态触发器,两个稳定状态分别表示1或者0。例如A点为高电平、B点为低电平表示存1,反之则表示存0。图3-1 MOS型六管存储电路 构成存储器时增加了4个门控管T5、T6、T7、T8。当X选择线为高电平时,T5、T6通导,该单元选中,A点、B点分别与内部数据线D和D接通。当Y选择线也是高电平时,T7、T8通导,内部数据线与外部数据线接通。该单元可以读出或者写入。 根据内存的访问方式可分为两种:同步内存和异步内存。区分的标准是看它们能不能和系统时钟同步。内存控制电路(在主板的芯片组中,一般在北桥芯片组中)发出行地址选择信号(RAS)和列地址选择信号(CAS)来指定哪一块存储体将被访问。 在SDRAM之前的EDO内存就采用这种方式。读取数据所用的时间用纳秒表示。当系统的速度逐渐增加,特别是当66MHz频率成为总线标准时,EDO内存的速度就显得很慢了,CPU总要等待内存的数据,严重影响了性能,内存成了一个很大的瓶颈,因此出现了同步系统时钟频率的SDRAM。 为简化单元电路,可把六管存储电路中的负载管T3、T4取掉,构成了四管动态存储电路,如图3-2所示,其中T9、T10为预充电管。图3-2 MOS型四管动态存储电路 写入时,X、Y地址选择线为高电平,该单元被选中,外部数据分别通过T7、T8管送到D和,再通过T5、T6管送到A点和B点。写入1时,A点送入的是高电平,于是栅电容C2充电,T2通导;B点送入的是低电平,栅电容C1不充电,T1截止。写入结束,1状态依靠C2上的电荷维持。为使数据长时间保持,故须隔一定的时间给C2充电,即动态存储器刷新或者再生。写入0时,与之相反。 读出时,首先发预充电信号,使T

您可能关注的文档

文档评论(0)

159****9610 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:6044052142000020

1亿VIP精品文档

相关文档