- 1、本文档共108页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
; 教学内容; 教学要求 ;6.1 概述; 时序电路在任何时刻的稳定输出,不仅与
该时刻的输入信号有关,而且还与电路原来的
状态有关。; 二、时序逻辑电路的分类:;按输出特点可分为;三、时序逻辑电路的功能描述方法;特性方程:描述触发器逻辑功能的逻辑表达式。
驱动方程:(激励方程)触发器输入信号的逻辑
表达式。
时钟方程:控制时钟CLK的逻辑表达式。
状态方程:(次态方程)次态输出的逻辑表达式。
驱动方程代入特性方程得状态方程。
输出方程:输出变量的逻辑表达式。;2. 状态表;3. 状态图;4. 时序图;电路图;几个概念;例6.2.1;同步时序电路,时钟方程省去。;③计算、列状态转换表;画状态转换图;④作时序图 ;例6.2.3;代入D触发器的特性方程,得到电路的状态方程;;;④作时序图 ;6.3 若干常用的时序逻辑电路;同步触发器构成;二、移位寄存器;单向移位寄存器具有以下主要特点:
(1)单向移位寄存器中的数码,在CLK脉冲操 作下,可以依次右移或左移。
(2)n???单向移位寄存器可以寄存n位二进制 代码。n个CLK脉冲即可完成串行输入工作, 此后可从Q0~Qn-1端获得并行的n位二进制数码,再用n个CLK脉冲又可实现串行输出操作。
(3)若串行输入端状态为0,则n个CLK脉冲后, 寄存器便被清零。;;2片74LS194A接成8位双向移位寄存器;;本节小结:;本节小结:;;计数器 ;计数器;n位二进制同步加法计数器的电路连接规律:;4位二进制同步加法计数器;4位集成二进制同步加法计数器74LS161/163;4位同步二进制计数器74161功能表;4位同步二进制计数器74163功能表;驱动方程;4位集成二进制同步可逆计数器74LS191;4位同步二进制可逆计数器74LS191功能表;1;双时钟加/减计数器74LS193;2、同步十进制计数器; 同步十进制可逆计数器也有单时钟和双时钟两种结构形式。属于单时钟的有74LS190等,属于双时钟的有74LS192等。;二、异步计数器;;3位异步二进制减法计数器;2、异步十进制计数器; 若计数脉冲由CLK0端输入,输出由Q0端引出,即得到二进制计数器;若计数脉冲由CLK1端输入,输出由Q1~Q3引出,即是五进制计数器;若将CLK1与Q0相连,同时以CLK0为输入端,输出由Q0~Q3引出,则得到8421码十进制计数器。;74LS290功能表;缺点:(1)工作频率较低;
(2)在电路状态译码时存在竞争-冒险现象。;三、任意进制计数器的构成方法;;;例6.3.2;1;改进电路;置数法 ;1;;;P350 题6.15;当A=1时;当A=0时;例:用集成异步二—五—十进制计数器74LS290接成六进制计数器(模六)。(不用其他元件)。已知74LS290的逻辑示意图和功能表。;74LS290功能表;;;;;置9法构成六进制 ;P350 题6.17;当MN时,需用多片N进制计数器组合实现;串行进位方式:以低位片的进位信号作为高位片的时钟输入信号。;例6.3.3 用两片同步十进制计数器接成百进制计数器.;②串行进位方式;例6.3.4 用两片74LS160接成二十九进制计数器.;②整体置数方式;四、移位寄存器型计数器;状态转换图:;能自启动的环形计数器:;状态转换图:;扭环形计数器;状态转换图:;能自启动的扭环形计数器:;状态转换图:;6.4 时序逻辑电路的设计方法;例6.4.1 设计一个带有进位输出端的十三进制计数器.;状态转换图不需化简。;4;状态方程:; 若选用4个JK触发器,需将状态方程变换成JK触发器特性方程的标准形式,即Q*=JQ′+K′Q,找出驱动方程。;比较得到触发器的驱动方程:;画电路图; 将0000作为初始状态代入状态方程计算次态,画出状态转换图,与状态转换表对照是否相同。最后检查是否自启动。;例6.4.2;状态化简;卡诺图;将卡诺图分解,求状态方程和输出方程,并得到驱动方程;画电路图;由状态转换图可知该电路能够自启动.
文档评论(0)