3.5.2集成逻辑门电路的应用.pdfVIP

  • 4
  • 0
  • 约4.23千字
  • 约 13页
  • 2021-12-04 发布于广东
  • 举报
第三章 逻辑门电路 目 M 录 3.1 3.1 E 二极管与三极管的开关特性 U N 3.2 3.2 二极管与三极管门电路 3.3 3.3 TTL逻辑门电路 3.4 3.4 MOS逻辑门电路 3.5 3.5 集成门电路的应用 3.6 3.6 两种有效电平及两种逻辑符号 集成逻辑门电路的应用 一、TTL与CMOS集成逻辑门性能比较 1. CMOS门输 高电平1逻辑电平电压接近于电源 电压 ,0逻辑电平电压接近于0V。 2. 具有很宽的噪声容限。最小输入高电平电压为 0.7Vcc ,最大输入低电平电压为0.3Vcc。 3. 带同样类型的负载门 ,CMOS带负载能力更强。 意 :表3.5.1 (P80 )中数据均是在电源电压为5V时的数据。 二、TTL与CMOS器件之间的接口问题 两种不同类型的集成电路相互连接 ,驱动门必须要为负 载门提供符合要求的高低电平和足够的输入电流 ,即要 满足下列条件 : 驱动门的V ≥负载门的V OH (min ) IH (min ) 驱动门的V ≤负载门的V OL (max ) IL (max ) 驱动门的I ≥负载门的I OH (max ) IH (总 ) 驱动门的I ≥负载门的I OL (max ) IL (总 ) 1 .TTL门驱动CMOS门 主要考虑电平匹配问题 : (1 )当都采用5V电源时 ,一般电平可以匹配。如果不匹配 (如TTL的VOH(min)为2.4V ,而CMOS74HC系列的VIH(min)为3.5V ) , 这时可接一上拉电阻R ,一般取值几百欧 几K 。 P (2 )如果TTL和CMOS器件采用的电源电压不同 ,则应使用 OC 门 ,同时使用上拉电阻RP 。 + V + V + V CC CC DD (5V) (5V) (3—15V) R A P L B TTL

文档评论(0)

1亿VIP精品文档

相关文档