d算术逻辑运算电路.pptxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
会计学;A= a3 a2 a1 a0 = 1011 B = b3 b2 b1 b0 =1110;真值表;具体实现:;CO;超前进位方式;集成4位加法器—74283;实现方法:;真值表;多位比较器;输    入;【例】用7485构成8位数值比较器;1. 加法运算与ALU的组织 2. 减法运算与求补电路 3. 乘法的实现与ALU的结构;(1)加法ALU的基本结构 操作数 累加器 加法操作过程;寄存器传递语言RTL;(2)加法运算的溢出问题(Overflow) 补码系统的溢出判别电路;(1)减法ALU结构;(2)具有加/减控制的全加器电路;(1)连加法实现M×N;连加法的实现流程;连加法的硬件实现方案;方案2的实现逻辑图(8位为例);【例】连加法求1011?0101;手动乘法运算举例; 1 1 0 1 ×1 0 1 1 1 1 0 1 ﹢ 1 1 0 1 1 0 0 1 1 1 ﹢ 0 0 0 0 1 0 0 1 1 1 ﹢1 1 0 1 1 0 0 0 1 1 1 1 ; 1 1 0 1 ×1 0 1 1 1 1 0 1 第一次部分积 1 1 0 1 部分积之和右移1位 ﹢1 1 0 1 第二次部分积 1 0 0 1 1 1 部分积之和 1 0 0 1 1 1 部分积之和右移1位 ﹢0 0 0 0 第三次部分积 1 0 0 1 1 1 部分积之和 1 0 0 1 1 1 部分积之和右移1位 ﹢1 1 0 1 第四次部分积 1 0 0 0 1 1 1 1 部分积之和 1 0 0 0 1 1 1 1 部分积之和右移1位;部分积之和右移的一般情形;移位相加算法乘法ALU结构;【例】1101 ?1011;①符号运算 用异或逻辑实现符号运算 ②补码运算的去符号处理 取绝对值相乘+符号位 ③全加器溢出问题;乘法的其它实现方案: 乘法器和乘法表;1. 基本的逻辑运算 与、或、非、异或、同或等 2. 中规模集成ALU模块—74181;1. 1位BCD码加法运算 2. 多位BCD码全加器 3. BCD码乘法; N;BCD码的修正;;2.多位BCD码全加器;(2)10的补码与9的补码;(3)串行BCD码加/减运算;1位BCD码乘法 1位十进制数乘多位十进制数;0000;作业:1.3 1.6(1、3) 1.9(1、3、5) 1.10(1、3、5) 1.14 1.15 1.20 1.29(1) 1.33 1.38

文档评论(0)

kuailelaifenxian + 关注
官方认证
文档贡献者

该用户很懒,什么也没介绍

认证主体太仓市沙溪镇牛文库商务信息咨询服务部
IP属地上海
统一社会信用代码/组织机构代码
92320585MA1WRHUU8N

1亿VIP精品文档

相关文档