第三章集成逻辑门.pptxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
会计学;1、静态特性;存储时间;在数字电路中工作在饱和区或截止区——开关状态。;;3.2 TTL集成逻辑门;工作原理: (1)当A、B、C全接为高电平5V时,二极管D1~D3都截止,而D4、D5和T导通,且T为饱和导通, VL=0.3V,即输出低电平。 (2)A、B、C中只要有一个为低电平0.3V时,则VP≈1V,从而使D4、D5和T都截止,VL=VCC=5V,即输出高电平。 所以该电路满足与非逻辑关系,即:;;;2.TTL与非门的逻辑关系;该发射结导通,VB1=1V。T2、T3都截止。;3、TTL与非门提高工作速度的原理;(2)采用了推拉式输出级;三、TTL与非??的主要外部特性;;VI 1.3V;输出高电平:VOH=3.6V;VI/ V;;;;;则:V I L 0.8V :;继续增大RI值,当:;全悬空相当于输入接高电平“1”。;☆根据已知电路写出逻辑表达式。;; 与非门处于关态,T3、D4导通,T4截止,负载电流为拉电流。其等效电路和输出特性分别为:;4、TTL与非门的带负载能力; ①灌电流负载——当驱动门输出低电平时,电流从负载门灌入驱动门。; ②拉电流负载——当驱动门输出高电平时,电流从驱动门拉出,流至负载门的输入端。 ;5、平均延迟时间;;(2)集电极开路(OC)门;输出低电平为0.3V ( T4饱和),输出的高电平接近UCC2( T4截止) 。;;三态门的典型应用 ;双向传输数据线;3.3 CMOS门电路;;;uI=0V时,T1导通,T2截止, ;1、电压传输特性及噪声容限;;3、CMOS传输门和双向模拟开关 ;;3.4 VHDL描述逻辑门电路;一、 VHDL的基本组成;LIBRARY ieee;; 实体部分主要描述电路的输入、输出端口,包括端口的的名称、类型等。;ENTITY kxor IS;3、描述部分—结构体:;ARCHITECTURE kxor_arc OF kxor IS;4、仿真;感谢您的观看!

文档评论(0)

kuailelaifenxian + 关注
官方认证
文档贡献者

该用户很懒,什么也没介绍

认证主体太仓市沙溪镇牛文库商务信息咨询服务部
IP属地上海
统一社会信用代码/组织机构代码
92320585MA1WRHUU8N

1亿VIP精品文档

相关文档