计算机硬件技术基础试卷B徐彬(线下).pdf

计算机硬件技术基础试卷B徐彬(线下).pdf

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
东 北 大 学 继 续 教 育 学 院 计算机硬件技术基础 试 卷 (作业考核线下) B 卷 (共 页) 总分 题号 一 二 三 四 五 六 七 八 九 十 得分 注:请您单面打印,使用黑色或蓝色笔,手写完成作业。杜绝打印,抄袭作业。 一、简答题(每题5 分,共30 分) 1.8086 与8088CPU 有哪些重要的区别? (1)8088 指令队列长度是4 个字节,8086 是6 个字节。 (2)8088 的BIU 内数据总线宽度是8 位,而EU 内数据总线宽度是16 位,这样对 16 数的存储器读/写操作需要两个读/写周期才能完成。8086 的BIU 和EU 内数据总线宽度都 是16 位。 (3)8088 外部数据总线只有8 条AD7~AD0,即内部是16 位,对外是8 位,故8088 也称 为准16 位机。 2. 简述一个计算机系统的组成及相互之间的关系。 一个完整的电子计算机系统由硬件和软件两大部分构成 .计算机硬件包括输入设备、输出设 备、存储器、运算器、控制器五大部分.1.硬件的组成(输入设备,输出设备,存储器,运算器, 控制器) 输入设备:使计算机从外部获得信息的设备如鼠标,键盘,光笔,扫描仪,话筒,数码相机,摄像 头,手写板; 输出设备:把计算机处理信息的结果以人们能够识别的形式表示出来的设备如显示器,打印机, 绘图仪,音箱,投影仪; 存储器:如硬盘,光驱,U 盘;运算器:算术运算,逻辑运算; 控制器:如从存储器中取出指令,控制计算机各部分协调运行; 控制器和运算器整合在CPU 中; 3. 简述8086 中逻辑地址、线性地址和物理地址的关系。 逻辑地址是在程序中对存储器地址的一种表示方法,由段地址和段内偏移地址两部分组成, 如 1234H:0088H。偏移地址是指段内某个存储单元相对该段首地址的差值,是一个 16 位的 二进制代码。物理地址是8086 芯片引线送出的20 位地址码,用来指出一个特定的存储单元。 4. 存储器有哪些主要技术指标? 这些指标如何表示的? 一、存储容量:存储器可以容纳的二进制信息量称为存储容量。主存储器的容量是指用地址 寄存器(MAR)产生的地址能访问的存储单元的数量。如N 位字长的MAR 能够编址最多达2N 个 存储单元。一般主存储器(内存)容量在几十K 到几M 字节左右;辅助存储器(外存)在几百K 到几千M 字节。 二、存储周期:存储器的两个基本操作为读出与写入,是指将信息在存储单元与存储寄 存器(MDR)之间进行读写。存储器从接收读出命令到被读出信息稳定在MDR 的输出端为止的时 间间隔,称为取数时间TA;两次独立的存取操作之间所需的最短时间称为存储周期TMC。半 导体存储器的存储周期一般为100ns-200ns。 三、存储器的可靠性:存储器的可靠性用平均故障间隔时间 MTBF 来衡量。MTBF 可以理 解为两次故障之间的平均时间间隔。MTBF 越长,表示可靠性越高,即保持正确工作能力越强。 四、性能价格比:性能主要包括存储器容量、存储周期和可靠性三项内容。性能价格比 是一个综合性指标,对于不同的存储器有不同的要求。对于外存储器,要求容量极大,而对 缓冲存储器则要求速度非常快,容量不一定大。因此性能/价格比是评价整个存储器系统很重 要的指标。 5. 简述计算机中时钟周期、指令周期、总线周期的区别和联系。 时钟周期也称为振荡周期,定义为时钟脉冲的倒数(可以这样来理解,时钟周期就是单片机 外接晶振的倒数,例如12M 的晶振,它的时间周期就是1/12 us),是计算机中最基本的、最 小的时间单位。 指令周期是执行一条指令所需要的时间,一般由若干个机器周期组成。指令不同,所需的机 器周期数也不同。对于一些简单的的单字节指令,在取指令周期中,指令 取出到指令寄存器 后,立即译码执行,不再需要其它的机器周期。对于一些比较复杂的指令,例如转移指令、 乘法指令,则需要两个或者两个以上的机器周期。 总线周期:1.微处理器是在时钟信号 CLK 控制下按节拍工作的。8086/8088 系统的时钟频率 为4.77MHz,每个时钟周期约为200ns。 2.由于存贮器和I/O 端口是挂接在总线上的,CPU 对存贮器和 I/O 接口的访问,是通过总线 实现的。通常把CPU 通过总线对微处理器外部(存贮器或 I/O 接口)进行一次访问所需时间 称为一个总线周期。一个总线周期一般包含4 个时钟周期,这4 个时钟周期

文档评论(0)

tianya189 + 关注
官方认证
内容提供者

该用户很懒,什么也没介绍

认证主体阳新县融易互联网技术工作室
IP属地上海
统一社会信用代码/组织机构代码
92420222MA4ELHM75D

1亿VIP精品文档

相关文档