网站大量收购闲置独家精品文档,联系QQ:2885784924

数电习题第05章触发器3.pptx

  1. 1、本文档共25页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
1 第三节 脉冲触发的触发器 电路结构和工作原理 脉冲触发方式的动作特点 下页 总目录 推出 2 5.4 脉冲触发的触发器 提高可靠性,要求每个CLK周期输出状态只能改变1次 一、主从SR电路结构与工作原理 3 5.4 脉冲触发的触发器 一、主从SR电路结构与工作原理 在CLK=0期间,主从状态一致 Master-Slave SR Flip-Flop 4 X X X X 0 0 0 0 0 0 1 1 0 1 0 0 0 1 1 0 1 0 0 1 1 0 1 1 1 1 0 1* 1 1 1 1* 工作原理 5 X X X X 0 0 0 0 0 0 1 1 0 1 0 0 0 1 1 0 1 0 0 1 1 0 1 1 1 1 0 1* 1 1 1 1* 工作原理 6 X X X X 0 0 0 0 0 0 1 1 0 1 0 0 0 1 1 0 1 0 0 1 1 0 1 1 1 1 0 1* 1 1 1 1* 工作原理 7 X X X X 0 0 0 0 0 0 1 1 0 1 0 0 0 1 1 0 1 0 0 1 1 0 1 1 1 1 0 1* 1 1 1 1* 工作原理 8 X X X X 0 0 0 0 0 0 1 1 0 1 0 0 0 1 1 0 1 0 0 1 1 0 1 1 1 1 0 1* 1 1 1 1* 工作原理 9 X X X X 0 0 0 0 0 0 1 1 0 1 0 0 0 1 1 0 1 0 0 1 1 0 1 1 1 1 0 1* 1 1 1 1* 工作原理 10 X X X X 0 0 0 0 0 0 1 1 0 1 0 0 0 1 1 0 1 0 0 1 1 0 1 1 1 1 0 1* 1 1 1 1* 工作原理 11 X X X X 0 0 0 0 0 0 1 1 0 1 0 0 0 1 1 0 1 0 0 1 1 0 1 1 1 1 0 1* 1 1 1 1* 工作原理 12 X X X X 0 0 0 0 0 0 1 1 0 1 0 0 0 1 1 0 1 0 0 1 1 0 1 1 1 1 0 1* 1 1 1 1* 工作原理 13 X X X X 0 0 0 0 0 0 1 1 0 1 0 0 0 1 1 0 1 0 0 1 1 0 1 1 1 1 0 1* 1 1 1 1* 工作原理 特性方程 14 从触发器在CP下降沿到来时状态改变 二、动作特点 如何去掉约束条件? 15 主从JK电路结构与工作原理 在CLK高电平期间,主触发器只翻转一次 16 下页 返回 一、电路结构与工作原理 上页 为了提高触发器工作的可靠性,希望在每个CLK周期里输出端的状态只能改变一次,为此设计出了脉冲触发的触发器。 1. 主从SR触发器 17 下页 返回 上页 CLK=1时,主触发器根据S、R的状态翻转, 从触发器保持原来的状态不变。 CLK从1返回0时,主触发器状态在CLK=0期间不再改变, 从触发器按照与主触发器相同的状态翻转。 工作原理 18 下页 返回 上页 主从SR触发器的特性表 × × × 0 0 0 0 1 0 1 0 0 1 0 1 1 1 1 1 × 0 1 0 1 0 1 0 1 Q 0 1 1 1 0 0 1① 1① 19 下页 返回 上页 由于输出状态的变化发生在CLK信号的下降沿, 所以主从RS触发器属于CLK下降沿动作型。 输入信号仍需遵守约束条件 SR = 0。 在CLK的一个变化周期中主触发器的状态只可能改变一次, 克服了同步触发器CLK=1期间输出状态可能多次翻转的问题。 20 下页 返回 上页 J= 1 , K= 0 , CLK下降沿时触发器置 1。 J= 0 , K= 1 , CLK下降沿时触发器置 0。 J= K= 0 , 触发器保持原状态不变。 J= 1, K= 1, CLK下降沿时触发器翻转。 2. 主从JK触发器 21 下页 返回 上页 CLK J K Q Q* × × × 0 0 0 0 1 0 1 0 0 1 0 1 1 1 1 1 × 0 1 0 1 0 1 0 1 Q 0 1 1 1 0 0 1 0 主从JK触发器特性表 22 下页 返回 上页 在有些集成电路触发器产品中,输入端J和 K不只一个。在这种情况下, J1和 K1、 J2和 K2是与的逻辑关系 。 23 下页 返回 上页 [例5.3.1]在主从JK触发器电路中,若CLK、J、K的波形如图所示,试

您可能关注的文档

文档评论(0)

王子 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档