- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
【Word版本下载可任意编辑】
PAGE
1 - / NUMPAGES 1
嵌入式微处理器IP core设计与分析
在嵌入式系统的设计中, IP技术为SoC的设计提供了有效途径, 是SoC的技术支撑。当然, 在国内开发出具有自主知识产权的IP模块还面临着许多问题, 如算法的优化、不同层次模块的建立、模块的可重用问题以及IP模块的标准化问题等。对于嵌入式处理器IP 核, 面对的挑战就是如何选择一个满足其应用需求的处理器。现已有数百种嵌入式处理器, 每组都具备一组不同的外设、存储器、接口和性能特性, 用户很难做出一个合理的选择。本文设计的微处理器的指令集与标准8051单片机完全兼容, 这样有利于开发人员的使用。 1 总体设计方案的拟定 1.1 提出改良方案 首先在对典型八位微处理器开展了详尽地剖析的根底上, 指出在传统典型微处理器内核中制约微处理器整体性能的主要因素, 然后提出以下改良方案: (1) 微处理器的内核构造上, 将乘、除法单元各自独立出来来完成算术逻辑指令中的乘、除法运算。这样可以回避传统典型微处理器基于累加器的ALU构造及算术逻辑指令, 从而提高逻辑指令的执行效率。 (2) 在指令系统上, 通过采用类RISC的指令系统和硬布线直接产生控制信号的方式来简化指令译码器的设计。同时为内核添加指令缓冲区、采用指令流水线技术、多管道并行执行指令。 (3) 指令时序上, 设计中尽量减少指令执行所需的时钟周期, 提高微处理器的运行效率。 1.2 总体设计思路 根据IP core通用的设计方法, 本文采用了标准的自顶向下的设计方法。就是根据系统级的内容,把系统划分为单元, 然后再把每个单元划分为下一层次的单元, 这样一直划分下去, 直到层的单元可以用硬件描述语言开展设计, 如图1所示; 接着在完成各个模块设计的根底上完成系统级设计;然后开展整个系统的仿真验证; 选用特定的FPGA芯片开展综合、布局布线以及功能后仿真。 图1 微处理器系统级划分图 2 各子模块的设计 2.1 ALU模块 算术逻辑单元(ALU) 是微控制器的部件, ALU的设计依赖于指令系统, ALU采用什么样的构造、设置那些功能都是建立在对系统指令集分析的根底上来完成。 根据算术运算类指令可知, ALU单元主要要完成的功能有: 带/不带进位加/减法、乘法、除法、十进制调整、逻辑运算以及布尔操作的实现。整个操作的完成是通过多路选择器控制来完成。因此, 我们可以对整个ALU系统开展如图2划分, 然后对各个子模块开展设计。 图2 ALU系统划分框图 2.2 控制通路的设计 本文中的控制通路由译码器模块和控制器模块两部分组成。这部分的设计是在对指令系统开展正确分析的根底上来完成。 设计控制通路有两种主要的方法。微程序控制(或微序列控制) 方式使用存储器查表方式来输出控制信号, 而硬连线控制使用时序逻辑和组合逻辑来产生控制信号。硬件直接实现的控制单元一般用有限状态机实现, 通常有较高的运算速度;但是通用性差, 每个电路都必须专门设计控制单元。每一种方法都有一些变形形式。由于本文中微处理器的控制相对简单, 所以在设计中采用了硬连线控制方法。 (1) 控制器模块的状态机实现 根据本文中多数输出要保持一个完整的时钟周期, 此时钟周期内输出不能受时钟信号的影响,所以采用Moore型有限状态机来完成控制器模块的设计。整个控制模块的设计通过主状态机和子状态机两步来完成。注状态机模型如图3所示。 图3 控制单元的主状态机模型 以中断处理子状态机设计为例, 对子状态机的设计开展说明, 状态转换图如图4所示。 图4 中断处理状态机状态转换图 (2) 存储器模块的设计 存储器是数字系统的重要组成部分, 数据处理单元的处理结果需要存储, 许多处理单元的初始化数据也需要存放在存储器中。本文的存储器构造, 采用的是将程序存储器和数据存储器分开寻址的哈佛构造。同时又将数据存储器分为内部数据存储器和外部数据存储器两部分来设计。 (3) 中断系统设计 本文中的中断系统在控制通路来完成, 共提供了5个中断源, 同时通过对中断优先级存放器IP中的某位的置位或去除, 可以把每个中断源分别编程为高优先级或低优先级。如下表1所示。 表1 中断源表 (4) 定时器/计数器模块的设计 定时器/计数器是微处理器中重要的外围模块,它主要是完成作为定时器和事件计数器的功能。 在作为定时器工作时,
原创力文档


文档评论(0)