- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
光纤通信系统中5B6B码编码的设计与仿真
中文摘要
在现代数字通信系统中,线路编码因其在数字通信光纤中的优势和优势而成为一种趋势,因此得到广泛应用。在数字光纤通信系统中,将数字光纤通信传输线的字符编码转换与数字信号传输的特点结合起来,形成通过电机传输电信号。改变数字流中“0”和“1”比特码字的平衡,避免数据流中出现“0”长连续、“1”长连续的现象。光纤通信线路中的数字编码系统可以采用多种模式,其中一种常用的模式是mBnB模式。
通过介绍5B6B编码原理,设计编码方案,使用硬件描述语言VHDL和Altera公司的Quartus II软件,完成5B6B代码的编码和仿真。 5B6B具有显着降低的误差扩散系数,相同符号的最后一个符号之和较少,时间信息丰富,误差监测和码组同步方法简单完整。
关键词:光纤数字通信系统; 5B6B编码;高密度脂蛋白; Quartus II
目录
TOC \o 1-3 \h \z \u 第一章绪论 1
1.1简介 1
1.2 Quartus II软件介绍 1
1.3 VHDL语言 3
1.3.1背景介绍 3
1.3.2 VHDL主要特点 4
1.3.3 VHDL主要优势 5
第二章FPGA系统开发流程 6
2.1电路设计 6
2.2设计输入 6
2.3功能仿真 6
2.4综合优化 7
2.5综合后仿真 7
2.6实施与布局 7
3.1 5B6B编码 8
3.1.1 5B6B编码原理 8
3.1.2 5B6B 计算机设计 9
3.2 5B6B编码模块设计 11
3.2.1编码器工作原理 11
3.2.2编码电路模块划分 11
3.3系统各模块设计 12
3.3.1时钟控制模块设计 12
3.3.2串并转换模块设计 12
3.3.3 Cache电路设计 12
3.3.4并串转换模块设计 13
3.3.5系统顶层设计 13
3.4系统各模块仿真 14
3.4.1分频器仿真 14
3.4.2串并转换模块的仿真 14
3.4.3内存模块的模拟 14
3.4.4并串转换模块的仿真 15
3.4.5完整的电路仿真 16
第 4 章小结 17
参考文献 18
至 19
海图目录20
第一章介绍
1.1简介
常用的数字光纤通信系统中的一种路由码型是5B6B码[1] 。在光纤中的传输线上,信号经过5B6B编码和串并转换数据后,形成一个长度小于5的连续的Bit 0或Bit1串行编码序列,数据转换为0 1是高密度,有好评。直流平衡特性电路和时钟恢复电路的设计[ 2 ] 。
5B6B码是nBmB块码的一种,是一种二进制线码,即将一个二进制的5位信号源码型转换成一个6位二进制线码型,64种线码型是根据位数“0”和“1”要分为两种编码类型:非统一编码和统一编码。统一码表示“0”和“1”的个数相同,否则为非统一码。非均匀码分为正模和负模。当“0”码的个数小于“1”码的个数时为正模式,当“0”码的个数大于“1”码的个数时为负模式[ 3 ] 。
由于行代码和源代码的数量不相等,所以从代码5到代码6的转换有多种编码方案。本文仅使用其中一种编码方案。
1.2 Quartus II软件介绍
因为5B6B的编码设计和仿真只有通过系统软件和硬件物理平台的操作才能成功实现,所以在设计之前,有必要了解Quartus II和FPGA的相应使用方法。下面给出简要说明。
图SEQ 图 \* ARABIC1 Quartus II运行背景
Quartus II不仅支持AHDL设计输入的形式,还支持电路原理图、VHDL、VerilogHDL、仿真器和综合器,嵌入其中。为了在 PLD 开发软件的集成中完成 PLD 的设计过程,Quartus II 可以从设计中输入完成的硬件配置。除了使用 Quartus Tcl 脚本和 Quartus II完成设计过程之外,您还可以使用精心设计的图形用户界面并支持使用 Unix、XP 或 Linux [ 4 ]等操作系统。界面快捷,操作统一,功能设置简单易用。为了让用户充分使用成熟完整的模块,它包含了LPM/Mega函数库,降低了设计过程的复杂性。同时还支持Altera的IP核,加快设计速度等。其他 EDA 工具允许用户使用 EQuartusII,了解设计过程中的每个过程,并支持全面的可编程逻辑器件开发软件。支持电路原理图、VHDL语言、AHDLDA和vrilogHDL。此外,Quartus II 开发的工具可以轻松实现各种 DSP 应用,将 DSP Builder 与 MATLAB/Simulink 相结合。 SOPC的开发可以在可编程系统芯片上实现,包括设置可编程逻辑设计系统和嵌入式软件开发
您可能关注的文档
最近下载
- 体例格式12:工学一体化课程《小型网络安装与调试》任务3教学单元2教学单元活动方案.docx VIP
- 体例格式12:工学一体化课程《小型网络安装与调试》任务3教学单元1教学单元活动方案.docx VIP
- 体例格式12:工学一体化课程《小型网络安装与调试》任务3教学单元3教学单元活动方案.docx VIP
- 体例格式12:工学一体化课程《小型网络安装与调试》任务3教学单元7教学单元活动方案.docx VIP
- 体例格式12:工学一体化课程《小型网络安装与调试》任务4教学单元1教学单元活动方案.docx VIP
- 体例格式12:工学一体化课程《小型网络安装与调试》任务4教学单元2教学单元活动方案1.docx VIP
- 京瓷哲学手册.pdf VIP
- 体例格式12:工学一体化课程《小型网络安装与调试》任务4教学单元3教学单元活动方案.docx VIP
- 体例格式12:工学一体化课程《小型网络安装与调试》任务4教学单元5教学单元实施计划.docx VIP
- 体例格式12:工学一体化课程《小型网络安装与调试》任务4教学单元6教学单元活动方案.docx VIP
文档评论(0)