时钟芯片2分析和总结.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
DS12887 是美国达拉斯半导体公司最新推出的时钟芯片,采用 CMOS 技术制成,把时钟芯片所需的晶振和外部锂电池相关电路集于芯片内部,同时它与目前 IBM AT 计算机常用的时钟芯片MC146818B 和DS1287 管脚兼容,可直接替换。采用 DS12887 芯片设计的时钟电路勿需任何外围电路并具有良好的微机接口。 DS12887 芯片具有微轼耗、外围接口简单、精度高、工作稳定可靠等优点,可广泛用于各种需要较高精度的实时时钟场合中。其主要功能如下: 内含一个锂电池,断电情况运行十年以上不丢失数据。 计秒、分、时、天、星期、日、月、年,并有闰年补偿功能。 二进制数码或BCD 码表示时间、日历和定闹。 12 小时或 24 小时制,12 小时时钟模式带有 PWM 和AM 指导,有夏令时功能。 (5 )MOTOROLA5 和INATAEL 总线时序选择。 有 128 个RAM 单元与软件音响器,其中 14 个作为字节时钟和控制寄存器, 114 字节为通用RAM,所有ARAM 单元数据都具有掉电保护功能。 可编程方波信号输出。 中断信号输出(IRQ) 和总线兼容,定闹中断、周期性中断、时钟更新周期结束中断可分别由软件屏蔽,也可分别进行测试。 DS12887 的原理及管脚说明 DS12887 内部原理如图 1 所示,由振荡电路、分频电路、周期中断 /方波选择电路、14 字节时钟和控制单元、114 字节用户非易失 RAM 、十进制/二进制计加器、总线接口电路、电源开关写保护单元和内部锂电池等部分组成。图 2 显示了 DS12887 管脚排列图。下面分别说明管脚功能: GND ,V :直流电源+5V 电压。当 5V 电压在正常范围内时,数据可读写;当 V 低于 4.25V, CC 读写被禁止,计时功能仍继续;当 V CC CC 下降到 3V 以下时,RAM 和计时器被切换到内部锂电池。 MOT( 模式选择):MOT 管脚接到V CC 序。 时,选择MOTOROLA 时序,当接到GFND 时,选择INTEL 时 SQW( 方波信号同):SQW 管脚能从实时时钟内部 15 级分频器的 13 个抽头中选择一个作为输出信号,其输出频率可通过对寄存器 A 编程改变。 AD0 ~AD7(双向地址/数据复用线):总线接口,可与 MOTOROLA 微机系列和INTEL 微机系列接 口。 AS( 地址选通输入):用于实现信号分离,在 AD/ALE 的下降沿把地址锁入 DS12887 。 DS( 数据选通或读输入):DS/RD 客脚有两种操作模式,取决于 MOT 管脚的电平,当使用MOTOROLA 时序时,DS 是一正脉冲,出现在总线周期的后段,称为数据选通;在读周期, DS 指示DS12887 驱动双向总的时刻,在写周期, DS 的后沿使 DS12887 锁存写数据。选择 INTEL 时序时, DS 称作(RD) ,RD 与典型存贮器的允许信号(OE) 的定义相同。 R/W( 读/写输入):R/W 管脚也有两种操作模式。选 MOTOROLA 时序时,R/W 是一电平信号,指示当前周期是读或写周期, DSO 为高电平时,R/W 高电平指示读周期, R/W 低电平指示写周期; 选INTEL 时序,R/W 信号是一低电平信号,称为 WR。在此模式下,R/W 管脚与通用 RAM 的写允许信号(WE) 的含义相同。 CS( 片选输入):在访问DS12887 的总线周期内,片选信号必须保持为低。 IRQ( 中断申请输入):低电平有效,可作微处理的中断输入。没有中断条件满足时, IRQ 处于高阻态。IRQ 线是漏极开路输入,要求外接上接电阻。 RESET( 复位输出):当该脚保持低电平时间大于 200ms ,保证DS12887 有效复位。 DS12887 的内部功能 地址分配图 DS12887 的地下分配图如图 3 所示,由 114 字节的用户 RAM,10 字节的存放实时时钟时间。日历和定闹RAM 及用于控制和状态的 4 字节特殊寄存器组成,几乎所有的 128 个字节可直接读写。 时间、日历和定闹单元 时间和日历信息通过读相应的内存字节来获取, 时间、日历和定闹通过写相应的内存字节设置或初始化,其字节内容可以是十进制或 BCD 形式。时间可选择 12 小时制或 24 小时制,当选择12 小时制时,小时字节搞位为逻辑“1”代表 PM。时间、日历和定闹字节是双缓冲的, 总是可访 问的。每秒钟这 10 个字节走时 1 秒,检查一次定闹条件,如在更新时,读时间和日历可能引起错误。三个字节的定闹字节有两种使用方法。 第一种,当定闹时间写入相应时、分、秒定闹单元, 在定允许闹位置高的条件下,定闹中断每天准时起动一次。 第二种,在三个定闹字节中插入一个 或多个不关心码。不关

文档评论(0)

hao187 + 关注
官方认证
文档贡献者

该用户很懒,什么也没介绍

认证主体武汉豪锦宏商务信息咨询服务有限公司
IP属地上海
统一社会信用代码/组织机构代码
91420100MA4F3KHG8Q

1亿VIP精品文档

相关文档