DSP实现方案及设计流程.pptVIP

  • 16
  • 0
  • 约2.35万字
  • 约 96页
  • 2023-06-12 发布于重庆
  • 举报
a * 如果为了进一步降低成本,提高性能,而且可以不考虑重配置性,则能将已经设计完成的DSP单片系统直接转化为ASIC。 方法是使用“HardCopy”技术将FPGA变成HardCopy器件。 一般地,将一项成功的设计无论是直接转换成ASIC,还是通过大容量可编程逻辑器件(PLD)迁移,都是一件十分艰巨和困难的事。ASIC设计固有的初次开发性能的不确定性、巨大的开发成本、产量要求问题和面市压力等诸多风险因素正是ASIC产品研发者必须面对的严峻挑战。 DSP实现方案及设计流程全文共96页,当前为第93页。 a * 然而,一个变通的方法是,利用Altera提供的一套全新的ASIC设计解决方案即HardCopy器件的应用。可以将专用的硅片设计和FPGA至HardCopy的自动迁移过程结合在一起,提供了帮助设计者把可编程解决方案无缝地迁移到低成本的ASIC上的实现方案。这样,HardCopy器件就把大容量FPGA的灵活性和ASIC的市场优势结合起来,实现对于有大批量要求并对成本敏感的DSP应用系统产品上。这个解决方案可以避开直接设计ASIC的困难,而从原型设计提升至产品制造,通过FPGA的设计十分容易地移植到HardCopy器件上,达到既降低成本,又加快面市周期的目的。 DSP实现方案及设计流程全文共96页,当前为第94页。 a * HardCopy器件避免了ASIC的风险,它采用FPGA的专有迁移技术。它们是直接在Altera PLD体系之上构建的,采用有效利用面积“逻辑单元海”内核。本质上,HardCopy器件是FPGA的精确复制,剔除了可编程性,专用配置和采用金属互连使用的走线。这样,器件的硅片面积就更小,成本就更低,而且还改善了时序特性。 HardCopy产品支持Altera的大容量APEX20KE,APEX20KC,APEXII和Excalibur器件系列。HardCopy器件采用和其相应的APEX20K,APEXII和Excalibur的工艺技术特性。 DSP实现方案及设计流程全文共96页,当前为第95页。 a * 感谢下载 DSP实现方案及设计流程全文共96页,当前为第96页。 a * 一方面,左边可以通过模型设计、模块应用、数据格式设置、触发条件选择等操作直接控制右边的硬件设计流程与硬件实现方式;另一方面,右边又能通过时序仿真、SignalTapII测试等方式及时或实时地将硬件信息反馈给左边。这是一个完美的组合,是现代DSP设计技术乃至现代电子系统设计技术的特色与核心。 DSP实现方案及设计流程全文共96页,当前为第61页。 a * 由脱离硬件的系统级开始设计,优势是直观、快捷、高效、灵活、易于排错与及时修改,非常有利于对复杂系统的构建、测试及可行性判断,及时更改设计方案,同时也有利于系统的模块化构建、模块化测试和模块化重利用,是高效率低风险设计的有效解决方案。 将软件设计与硬件实现直接握手,是电子设计的难点,这对于传统电子设计来讲是不可思议的事情。这种设计流程的前提是必须使用硬件描述语言HDL和FPGA,因此传统的DSP处理器的开发很难介入到这个流程中。 DSP实现方案及设计流程全文共96页,当前为第62页。 a * 1.3 两类DSP解决方案的比较 本节结合以上讨论的结果,对现代DSP技术与传统DSP技术作一个一般性的比较。这里所谓的传统DSP技术主要是指以DSP处理器为核心或作为主要处理单元的DSP应用系统及其开发技术,也包括将FPGA或CPLD作为这些系统中DSP辅助处理或接口等功能的情况。 需要指出的是,至少在目前,这两种技术还没有较好地相互替代(或相互包含、相互覆盖), DSP实现方案及设计流程全文共96页,当前为第63页。 a * 也没有很好地相互融合。例如在通信领域中,DSP处理器在基带处理功能方面具有不可替代的优越性,而在典型的软件无线电系统中的宽频处理、高频段的信号处理,包括通信系统结构的开放性、标准化、模块化,以及工作频段收发可变性,调制解调类型,数据格式,加/解密模式,通信协议,总线结构等的可变性,传输格式及通信体制的互通性和可变性等等方面,FPGA无疑将成为主要选择! 严格地说,现代DSP技术不可能融入传统DSP技术的内容,但反过来却可以,不过仍应属于传统技术范畴,因为其自底向上的设计流程没有改变。 DSP实现方案及设计流程全文共96页,当前为第64页。 a * 现代

文档评论(0)

1亿VIP精品文档

相关文档