- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术基础试卷(本科)及参考答案
试卷二及其参考答案
试卷二
一、(18 分)选择填空题
1. 用卡诺图法化简函数 F(ABCD)= ? m (0,2,3,4,6,11,12)+? d (8,9,10,13,14,15)得最简与-或
式 。
A. F ? B ? BC
C. F ? D ? BC
B. F ? A ? D ? BC
D. F ? CD ? B ? A
101
10
1D11J J
C1C1
11KK
BAC
Q Q
QQQ
0
Q
0
1J
C1 1K
Q
D
逻辑函数 F 、F 、F 的卡诺图如图 1-2 所示,他们之间的逻辑关系是 。
1 2 3
A.F =F ?F B.F =F +F
3 1 2 3 1 2
C.F =F ?F D.F =F +F
2 1 3 2 1 3
AB 00
AB 00
C
0 1
01
1
11 10
1
1
AB 00
C
0 1
01 11
1
10
1
1 1
AB 00C0
AB 00
C
0 1
1
01
1
1
11 10
1 1
F3
1 2
图 1-2
八选一数据选择器 74151 组成的电路如图 1-3 所示,则输出函数为( )。
A. L ? BA ? CA ? CB
B. L ? BA ? CA ? CB
C. L ? BA ? CA ? CB
0
D. L ? BA ? CA? CB
1
D D D D D D D DS
D D D D D D D D
S 2 S1 E 0
S
0 1 2 3 4 5 6 7
74HC151
Y
L
图 1-3
图 1-4 所示电路中,能完成Qn+1= Q n 逻辑功能的电路是( )
图 1-4
D/A 转换电路如图 1-5 所示。电路的输出电压υ等于( )
0
A. 4.5V B. -4.5V
C. 4.25V D. -8.25V
VDD
V
DD
R
F
I
AD7533
OUT1
–
D D D D D D D D D D
I
OUT2
0 1 2 3 4 5 6 7 8 9
+
O
0 0 0 0 0 0 1 0 0 1
图 1-5
6.用 1K×4 位的 DRAM
设计
4K×8
位的存储器的系统需要的芯片数和地址线的根数是
( )
A. 16 片,10 根
C. 8 片,12 根
B. 8 片,10 根
D. 16 片,12 根
某逻辑门的输入端 A、B 和输出端 F 的波形图 1-7 所示,F 与 A、B 的逻辑关系是:
A. 与非; B. 同或; C.异或; D. 或。
A B
F
图 1-7
二、(12 分)逻辑电路如图 2 a、b、c 所示。试对应图d 所示输入波形,分别画出输出
端 L 、L
1、 2
和 L 的波形。(设触发器的初态为 0)
AB
A
B
1
=1
≥1
C
=1
1D
Q
C1
C L2
B
L1 A
(b)
1A BEN
1
A B
EN
1
EN
L 3
1
1
C
EN
C
(c ) (d)
图 2
三、(12 分)发由全加器FA、2-4 线译码器和门电路组成的逻辑电路如图3 a 所示。试
在图 b 中填写输出逻辑函数L 的卡诺图(不用化简)。
SiFAC
Si
FA
C
L
Ci–1
CI
CO
i
E
Y
0
Y
A
1
0
Y
A
2
1
Y
3
L
c
a
d
b
d c
(b)
图 3
1 01 0 1 0四、(12 分)用最少的与非门设计一个组合逻辑电路,实现以下逻辑功能:X X ?
1 0
1 0 1 0
时Y ? AB , X1 X 0 为任意态。
? 01 时Y ? A ? B ; X X ? 10 时Y ? A ? B ; X X ? 11时,输出
在图 4 中填写逻辑函数Y 的卡诺图
写出逻辑表达式
画出逻辑电路
YAX
Y
A
X1
B
图 4
五、(15 分)分析如图 5 所示时序逻辑电路。(设触发器的初态均为 0)
写出各触发器的时钟方程、驱动方程、状态方程;
画出完整的状态图,判断电路是否具能自启动;
画出在 CP 作用下的 Q0、Q1 及 Q3 的波形。
Q0
Q0
Q1
Q2
1J
>C1 1K
1J
>C1 1K
1J
>C1 1K
1
CP
图 5
六、(15 分)试用正边沿D 触发器设计一个同步时序电路,其状态转换图如图6 所示。
列出状态表;
写出各触发器的激励方程和输出方程;
说明电路功能。
0/0 0/0
00
1/1
1/0 01
1/0 1/1
10
0/0
图 6
11 0/0
七、(16 分)由 555 定时器、3-8 线译码器 74HC138 和 4 位二进制加法器 74HC161 组成的时序信号产生电路如图 7 所示。
试问 555 定时器组成的是什么功能电路?计
文档评论(0)