- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
1 1、时序概念 §5 8086/88总线操作和时序 时序(Timing): 信号高低电平(有效或无效)变化及相互间的时间顺序关系。总线时序 描述CPU引脚如何实现总线操作CPU时序 决定系统各部件间的同步和定时§5.1 概述
22、时钟周期 计算机的“时钟”是由振荡源产生的、幅度和周期不变的节拍脉冲。 每个脉冲周期称为时钟周期,又称T状态。 CLK引脚所加的信号周期,是系统最小的时间单位。
33、机器周期(总线周期 )CPU完成某一独立操作所持续的时间。这种操作主要是指CPU通过总线与M单元或I/O端口进行一次数据传递。所以也叫总线周期(机器周期)。 一个机器周期包含4个T状态:分别称为T1、T2、T3、T4状态。 分类:存储器读、写周期;I/O端口读写周期;中断周期;总线请求/响应周期
44、指令周期 CPU执行一条指令所需时间。一个指令周期一般由若干机器周期组成。 执行不同指令可能所用时间不同。
5几个周期很容易搞混: 指令周期:取出并执行一条指令的时间。机器周期:通常用内存中读取一个指令字 的最短时间来规定CPU周期。 (也就是计算机完成一个基本操作所 花费的时间) 时钟周期:处理操作的最基本单位。(CPU的主频) 指令周期、机器周期和时钟周期之间的关系:指令周期通常用若干个机器周期表示,而机器周期时间又包含有若干个时钟周期。
6§ 5.1.2 8086CPU引脚及功能 (说明:不要求现在将所有的引脚功能都掌握。) §5 8086/88的总线操作和时序 1、引脚图 40引脚(PIN); 封装形式为双列直插式(DIP) 引脚编号、引脚名;M/IO中‘-’的含义等 2、引脚功能 8086/88CPU 三总线是由CPU引脚引出
7AD15~ AD0 低16位地址/数据复用引脚A19/S6~A16/S3地址/状态复用引脚
88088的引脚图12345678910111213141516171819204039383736353433323130292827262524232221 GND A14 A13 A12 A11 A10 A9 A8 AD7 AD6 AD5 AD4 AD3 AD2 AD1 AD0 NMI INTR CLK GNDVCCAD15AD16 / S3AD17 / S4AD18 / S5AD19 / S6SS0 (HIGH)MN / MXRDHOLD (RQ)/ GT0)HLDA (RQ1 /GT1)WR (LOCK)M / IO ( S2 )DT / R ( S1 )DEN ( S0 )ALEINTATESTREADYRESET8088
92)、地址引脚1)、数据引脚4)、其它引脚3)、控制引脚引脚功能分类:
101). 数据引脚AD15~AD0(Address/Data)地址/数据分时复用引脚,双向、三态 在总线读写周期,这16条引脚 第一个时钟周期给出地址信号(作低16位AB即A15~A0)其他时间传递数据信号(作16位DB即D15~D0 )(1)、分时复用(2)、复用原因:可以减少CPU引脚数量,缩小体积降低成本。高电平低电平高阻
112). 地址引脚AD15~AD0(Address/Data)地址/数据分时复用 输出、三态 访问存储器或外设时,提供20位地址中的16位A15~A0A19/S6~A16/S3(Address/Status)地址/状态分时复用引脚,输出、三态
12访问存储器的第一个时钟周期输出高4位地址 A19~A16(20位)在访问外设的第一个时钟周期全部输出低电平无效(16位)其他时间输出状态信号S6~S3
133). 控制引脚(1)、IO/M(Input and Output/Memory) CPU访问I/O端口时,地址总线A15~A0提供16位I/O口地址,引脚输出高电平。CPU将访问存储器时,地址总线A19~A0提供20位存储器地址,引脚输出低电平I/O或存储器访问,输出、三态
14CPU在写出数据给存储器或I/O端口时有效。CPU在从存储器或I/O端口读取时有效。(2)、WR(Write) 写控制,输出、三态、低电平有效(3)、RD(Read) 读控制,输出、三态、低电平有效
15组合后,控制4种基本的总线周期 引脚总线周期IO/MWRRD读存储器低高低写存储器低低高读I/O高高低写I/O高低高
16基本控制
您可能关注的文档
最近下载
- 油田开发与分析研究知识问答汇编.doc VIP
- 2025陕西公需课党的二十届三中全会精神解读与高质量发展答案.docx VIP
- NFPA 110-2019 国外国际标准.pdf VIP
- 宿舍规章制度十条.docx VIP
- (2025)第九届全国中小学“学宪法、讲宪法”活动知识竞赛题库及答案.pdf VIP
- 严明党的纪律和规矩论述摘编.docx VIP
- 福建省福州第一中学2024-2025学年高一下学期第四学段模块考试(7月期末)数学试题(含部分答案).pdf
- DB36∕T 1601-2022 猪场粪污异位发酵处理技术规程.pdf VIP
- 甘肃白银有色集团股份有限公司招聘真题.docx VIP
- 《科研基金申请撰写策略》课件.ppt VIP
文档评论(0)