VivadofifoIP完整例程(包括testbench).pdf

VivadofifoIP完整例程(包括testbench).pdf

  1. 1、本文档共18页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
VivadofifoIP完整例程 (包括testbench) ⽹上尽管有各种介绍fifo的⽂章,但⼤部分没有⼀个完整的例程 练习,这⾥给出能够完整演⽰的fifo例程和仿真分析。⼯程⽂件虽然部分 基于xilinx的官⽅例程,但官⽅例程没有testbench,这部分是 ⾃⼰编写的,并对不同的配置进⾏了分析,完整的⼯程⽂件见 如果没有分数下载,认真看本篇,也能做出 。 实验⼀ ⾃编fifo主程序 module Asyn_ FIFO #( parameter WID H = 8, parameter DEP H = 4 ) ( input clk_wr, input clk_ rd, input rst_ n_ rd, input rst_ n_wr, input wr_en, input rd_en, input [WID H-1:0] data_wr, output [WID H-1:0] data_ rd, output reg rd_empty, output reg wr_full ) ; //defination reg [WID H-1 : 0] mem [0 : (1DEP H)-1] ; //2^DEP H numbers reg [DEP H : 0] wp, rp; reg [DEP H : 0] wr1_ rp, wr2_ rp, rd 1_wp, rd2_wp; reg [DEP H : 0] wbin, rbin; wire [DEP H-1 : 0] waddr, raddr; wire [DEP H : 0] wbin_ next, rbin_ next ; //bincode wire [DEP H : 0] wgray_ next, rgray_ next ; //graycode wire rd_empty_val, wr_full_val; //output assign data_ rd = mem[raddr] ; //input always@(posedge clk_wr) if(wr_en !wr_full) mem[waddr] = data_wr; /*generate waddr and raddr*/ //gen raddr and read gray code always@(posedge clk_ rd or negedge rst_ n_ rd) if(!rst_ n_ rd) {rbin, rp} = 0; else {rbin, rp} = {rbin_ next, rgray_ next} ; assign raddr = rbin[DEP H-1 : 0] ; assign rbin_ next = rbin + (rd_en ~rd_empty) ; assign rgray_ next = rbin_ next ^ (rbin_ next 1) ; //gen waddr and write gray code always@(posedge clk_wr or negedge rst_ n_wr) if(!rst_

文档评论(0)

137****7707 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档