数字频率计设计.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字频率计设计 [学习要求] 了解数字频率计测频率与测周期的基本原理;熟练掌握数字频率计 的设计与 调试方法及减小测量误差的方法. [重点与难点] 重点:数字频率计的组成框图和波形图. 难点:时基电路和逻辑控制电路. [理论内容] 一,数字频率计测频率的基本原理 所谓频率,就是周期性信号在单位时间(1s)内变化的次数.若在一定时间间隔 T 内测得 这个周期性信号的重复变化次数为 N,则其频率可表示为f=N/T (1) 图 1 数字频率计的组成框图和波形图 图 1(a)是数字频率计的组成框图.被测信号经放大整形电路变成计数器所要求的脉冲信号 I,其频率与被测信号的频率相同.时基电路提供标准时间基准信号 II,其高电平 持续时间 t xv xf 1=1 秒,当 l 秒信号来到时,闸门开通,被测脉冲信号通过闸门,计数器开始计数, 直到 l 秒信号结束时闸门关闭,停止计数.若在闸门时间 1s 内计数器计得的脉冲个数为 N, 则被测信号频率=NHz.逻辑控制电路的作用有两个:一是产生锁存脉冲 IV,使 显示器上 的数字稳定;二是产生清0脉冲 V,使计数器每次测量从零开始计数.各信号之间的时 序关系如图 1(b)所示. xf 二,数字频率计的主要技术指标 1,频率准确度 一般用相对误差来表示,即 +±= c c xx x f f Tff f1 式中, NN N Tfx 11± = =为量化误差(即±1 个字误差),是数字仪器所特有的误差,当闸门时间 T 选定后,越低,量化误差越大;xf T T f f c c = 为闸门时间相对误差,主要由时基电路标准频率的准确度决定, xc c Tff f1 . 2,频率测量范围 在输入电压符合规定要求值时,能够正常进行测量的频率区间称为频率测量范围. 频率 测量范围主要由放大整形电路的频率响应决定. 3,数字显示位数 频率计的数字显示位数决定了频率计的分辨率.位数越多,分辨率越高. 4,测量时间 频率计完成一次测量所需要的时间,包括准备,计数,锁存和复位时间. 三,数字频率计的电路设计与调试 1.基本电路设计 数字频率计的基本框图如图 2 所示,各部分作用如下. ① 放大整形电路 放大整形电路由晶体管 3DG100 与 74LS00 等组成.其中 3DGl00 组成放大 器将输入频率 为的周期信号如正弦波,三角波等进行放大.与非门 74LS00 构成施密特触发器, 它对放大器的输出信号进行整形,使之成为矩形脉冲. xf ② 时基电路 时基电路的作用是产生一个标准时间信号(高电平持续时间为 1s),由定时器555 构成 的多谐振荡器产生.若振荡器的频率,则振荡器的输出波形如图 1 中Hz8.0)tt/(1f210=+= 的波形 II 所示,其中 t1=1s,t2=0.25s.由公式 t1=0.7(R1+R2)C 和t2=0.7R2C,可计算出电阻 R1, R2 及电容 C 的值. ③逻辑控制电路 根据图 1(b)所示波形,在计数信号 II 结束时产生锁存信号 IV,锁存信号 IV 结束时产生 清0信号 V.脉冲信号 IV 和 V 可由两个单稳态触发器 74LS123 产生,它们的脉冲宽度由电路的时间常数决定. 设锁存信号 IV 和清0信号 V 的脉冲宽度tw 相同,如果要求 tw=0.02s,则得 tw=0.45RextCext=0.02s.若取Rext=10kΩ,则Cext=tw/0.45Rext=4.4μF. 由74LS123 的功能可得, 当 1B1R1D==,触发脉冲从 1A 端输入时,在触发脉冲的负跳变作用下,输出端Q1 可获得一负脉冲,其波形关系正好满足图 1 所示的波形 IV 和V 的要求.手动 复位开关 S 按下时,计数器清0. 图 2 频率计整机电路图 ④ 锁存器 锁存器的作用是将计数器在 1s 结束时所计得的数进行锁存,使显示器上能稳定地显示 此时计数器的值.如图 1(b)所示,1s 计数时间结束时,逻辑控制电路发出锁存信号 IV,将 此时计数器的值送译码显示器. 选用两个 8 位锁存器 74L273 可以完成上述功能.当时锁存信号 CP 的正跳变来到时,锁存器的输出等于输入,即.从而将计数器的输出值送到锁存器的输出端. 高电平结束后,无论 D 为何值,输出端的状态仍保持原来的状态不变.所以在计数期间内,计数器的输出不会送到译码显示器. 2,扩展电路的设计 按照上述方法所设计的数字频率计电路,测量的最高频率只能为 9.999kHz,完成一次 测量的时间约 1.25s.若被测信号频率增加到数百千赫兹或数兆赫兹时,则需要增加频率范围扩展电路. 图 3 频率范围量程扩展电路 频率范围扩展电路如图 3 所示,该电路可实现频率量程的自动转换.其工作原理是:当被测信号频率升高,千位计

文档评论(0)

mph + 关注
官方认证
内容提供者

该用户很懒,什么也没介绍

认证主体上海谭台科技有限公司
IP属地湖北
统一社会信用代码/组织机构代码
91310115MA7CY11Y3K

1亿VIP精品文档

相关文档