- 1、本文档共39页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
MCS-51单片机的硬件结构 VCCP1.01402P1.139P0.0P1.23P0.138P1.34P0.237P1.4P0.3365P1.56P0.435P0.5P1.67348031805187518P1.7P0.633P0.7RST/VPD932RXD/P3.01031EA/VppTXD/P3.111ALE/PROG30INT0/P3.212PSEN29P2.7INT1/P3.31328T0/P3.4P2.61427T1/P3.5P2.51526WR/P3.6P2.41625RD/P3.7P2.31724XTAL218P2.22319P2.1XTAL122VSS2021P2.0MCS-51单片机的引脚配置图 返回本节时钟源T0 T1时钟电路SFR和RAMROM定时/计数器系 统 总 线CPU并行端口串行端口中断系统TXD RXDP0 P1 P2 P3 INT0 INT12.1.2 MCS-51单片机的系统结构图2-1 MCS-51单片机系统结构示意图下一页下一页(1)一个8位微处理器CPU。(2)数据存储器RAM和特殊功能寄存器SFR。(3)内部程序存储器ROM。(4)两个定时/计数器,用以对外部事件进行计数,也可用作定时器。(5)四个8位可编程的I/O(输入/输出)并行端口,每个端口既可做输入,也可做输出。(6)一个串行端口,用于数据的串行通信。(7)中断控制系统。(8)内部时钟电路。定时和控制逻辑指令寄存器指令译码器振荡器P0.0~P0.7P2.0~P2.7VCC通道0驱动器通道2驱动器(+5V)RAM地址锁存器RAM通道0锁存器通道2锁存器ROM/EPROMGND程序地址寄存器B寄存器ACC堆栈指针SP缓冲器TMP2TMP1PC递增器PCONSCONTMODTCONALUTH0TL0TH1TL1SBUF(TX/RX)IEIP程序计数器PC中断、串行口和定时器逻辑PSENPSWALEDPTR指针EARST通道1锁存器通道3锁存器通道1驱动器通道3驱动器XTAL1XTAL2P1.0~P1.7P3.0~P3.7图2-2 MCS-51芯片内部结构框图返回本节2.1.3 MCS-51单片机的引脚定义输入输出口:P0、P1、P2、P3RST(复位)/ VPD(后备电源引入端)EA (读内/外ROM控制)/Vpp(编程电压)ALE(地址低8位锁存)/ PROG(编程脉冲)PSEN 外部ROM读选通信号XTAL1、XTAL2 外接晶振端Vcc+5v电源Vss地P3口的第二功能返回本节位线引脚第二功能P3.010RXD(串行输入口)P3.111TXD(串行输出口)表2-2 P3口的第二功能表12INT0(外部中断0)13INT1(外部中断1)P3.2P3.414T0(定时器0的计数输入)P3.3P3.515T1(定时器1的计数输入)16WR(外部数据存储器写脉冲)17RD(外部数据存储器读脉冲)P3.6 P3.7 上一页2.1.4 MCS-51单片机硬件结构要点下一页1.内部程序存储器(ROM)和内部数据存储器(RAM)容量(如表2-1所示)。2.输入/输出(I/O)端口3.外部程序存储器和外部数据存储器寻址空间4.中断与堆栈5.定时/计数器与寄存器区6.指令系统 存储器类型单片机系列掩膜ROMEPROMRAMMCS-5151子系列8031//128B80514KB/128B8751/4KB128B52子系列8032//256B80528KB/256B8752/8KB256B表2-1 MCS-51单片机存储器容量返回本节2.1.5 MCS-51单片机内部结构返回本节1.运算器运算器由8位算术逻辑运算单元ALU(Arithmetic Logic Unit)、8位累加器ACC(Accumulator)、8位寄存器B、程序状态字寄存器PSW(Program Status Word)、8位暂存寄存器TMP1和TMP2等组成。 2.控制器主要由程序计数器PC、指令寄存器IR、指令译码器ID、堆栈指针SP、数据指针DPTR、时钟发生器及定时控制逻辑等组成。2.1.6 输入/输出(I/O)端口结构 MCS-51单片机有4个双向并行的8位I/O口P0~P3,P0口为三态双向口,可驱动8个TTL电路,P1、P2、P3口为准双向口(作为输入时,口线被拉成高电平,故称为准双向口),其负载能力为4个TTL电路。下一页1.P0口的结构地址/数据控制VCC读锁存器T1P0.XP0.X锁存器内部总线DQ1写锁存器T2CLQMUX0读引脚图2-3 P0口的1位结构图下一页 VCC读锁存器内部上拉电阻P1.XQDP1.X锁存器内部总线QCL写锁存器T 读引脚 图2-4 P1口的一位结构
文档评论(0)