计算机组成原理期中测试题参考答案 .pdfVIP

计算机组成原理期中测试题参考答案 .pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理期中测试题参考答案 五邑大学期中试卷参考答案 学期:2014 至 2015 学年度第 1 学期 课程:计算机组成原理课程代号:0800200 使用班级:130801~120802、130803 一、单项选择题 1. 计算机各组成部件的相互连接方式,从早期以运算器为中心, 发展到现在的以 D 为中心。 A .控制器B .运算器C .存储器D .CPU 2. 下列不同进位计数制的数中,最大的数是 B 。 A .2B .8C .10D .16 3. 电子计算机技术在半个世纪中虽有很大的进步,但至今其运行 仍遵循着一位科学家提出的基本 原理。他就是 D 。 A .牛顿B .爱因斯坦C .爱迪生D .冯·诺依曼4. 一个含符号 16 位的补码机器数的表示范围是( B )。 A .-215-1 ~ +215-1 B .-215 ~ +215-1 C .-216-1~ +216-1 D .-216 ~ +216-1 5. 采用单符号法判定补码加减运算溢出的法则是 C A .进位是1 溢出 B .进位是0 无溢出 C .符号位与次高位进位状态相同无溢出 D .符号位与次高位进位 状态相异无溢出 6. ___D_____。 A .未出现错误 B .最低位出错 C .出现奇数位错 D .未出现错误或出现偶数位错 7. 寻址 512K×8 存储器所需最少的地址线 ( C ) A .9 B .11 C .19 D .21 8. 静态 RAM 的特点是____C____。 A .工作时存储内容不变B .断电后存储内容不变 C .不需刷新D .不需电源提供电流 9. 主存到 cache 的映射不需要替换策略的是( A )。 A .直接映射方式B .全相联映射方式 C .组相联映射方式D .以上三种映射方式 10. 用 8K×8 存储芯片组成一个 64K×32 的存储系统,需要芯片 ( C )片。 A .8 B .16 C .32 D .64 二、判断题 1 ._ √ 由许 多 部 件 组 成 ,其 核 心 部 分 是 算 术 逻 辑 运 算 单 元 (ALU )。 2、√有符号阵列乘法可用无符号阵列乘法和三个求补器实现。 3、×在机器运算中减法通常采用减法器来实现。 4、×采用先行进位的加法器比采用行波进位的加法器结构简单。 5、 √ 当输入任 务数 为 n 时,一 个 m 级 流水 线的 加速 比是 (m×n)/(m+n-1)。6 .√主存的存取时间与Cache 的命中率无关。 7 .√双端口存储器在左端口与右端口的地址码相同情况下会发生 读写冲突 8 .√相联存储器与传统存储器的主要区别是前者又叫按内容 寻址的存储器。9 .√在程序的执行过程中,Cache 与主存的地址映射 是由硬件 自动完成的。。 10 .×采用交叉存储数据是连续地放在一个 存储模块中。 三、填空题 1 .C PU 执行一段程序时,Cache 完成存取的次数为 1800 次 , 主存完成存取的 次数为 200 次 , Cache 的命中率 h= (90 )% 。 2 .一个五级的流水处理器,当任务饱满时,它处理 10 条指令的 加速比是 ( 5 )。 3 .8 位二进制补码表示整数的最大值为( 127 )10 ,最小值为 (-128 )10。 4 .在一个有四个过程段的浮点加法器流水线中,假设四个过程段 的时间分别是 T1=60ns、 T2=50ns、T3=90ns、T4=80ns。则加法器流水线的时钟周期至 少为 (90 )ns。 5 .某数在计算机中用BCD 码表示为 1001 1000 0111 ,其真值为 (987

文档评论(0)

. + 关注
官方认证
文档贡献者

专注于职业教育考试,学历提升。

版权声明书
用户编号:8032132030000054
认证主体社旗县清显文具店
IP属地河南
统一社会信用代码/组织机构代码
92411327MA45REK87Q

1亿VIP精品文档

相关文档