第二章大规模可编程逻辑器件教材课件.pptxVIP

第二章大规模可编程逻辑器件教材课件.pptx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第2章 大规模可编程逻辑器件 可编程逻辑器件(PLD--Programmable Logic Devices): 用户构造逻辑功能 传统数字系统 由固定功能标 准集成电路74/54系 列、 4000 、4500系 列构成。设计无灵 活性, 芯片种类多, 数目大。 1 ·可编程逻辑器件 (PLD) 是用来实现定制逻辑功 能的、用户可自由配置的数字集成电路 (ICs) 。 ·可编程逻辑器件可以利用其内部逻辑结构实 现任何的布尔表达式或者寄存器功能。 ·相反, 象TTL 器件等现有的逻辑集成电路 ( Ics)只能提供特定的逻辑功能,不能通过修 改来满足具体电路的设计要求 。 2 近年 PLD的发展 密度:单片已达1亿系统门 速度:达1000MHz以上 线宽:已达 60 nm,属甚深亚微米技术 (VDSM—Very Deep Sub Micrometer) PLD最显著的特点: 高集成度、高速度、高可靠、 在系统编程(ISP_In System Programming ) PLD已占整个IC产值的40%以上。 PLD的产量、 集成度每年增加35%,成本降低40%。 3 Altera 产品系列主要性能 4 Altera公司千万门级的FPGA (SOC): Stratix 5 2.1 可编程逻辑器件的两种主要结构 PLD (FPGA 、CLPD)种类繁多,特点各异。 共同之处包括三大部分: a. 一个二维的逻辑块阵列,构成了PLD器件 的逻辑核心。 b. I/O(输入/输)出块。 c. 连接逻辑块的互连资源,用于逻辑块之间、 逻辑块与输入/输出块之间的连接。 6 PLD结构图 输入/输出块 逻辑块(逻辑阵列) 互连资源 7 FPGA (Field Programmable Gates Array) CPLD (Complex Programmable Logic Device) FPGA:现场可编程门阵列型FPGA具有门阵 列的结构形式,它有许多可编程单元(或称逻辑功 能块)排成阵列组成。逻辑单元的 核心为由静态存 储器(SRAM)构成的函数发生器,即查找表。 特点:由多种长度不同的连线资源组成, 每次 布线的延迟可不同,属统计型结构,即每次执行的 功能相同,却能给出不同的布线形式。 8 什么是查找表? • 一个N输入查找表 (LUT ,Look Up Table)可以实现N 个输入变量的任何逻辑功能,如 N输入“与” 、 N输 入“异或”等。 • 输入多于N个的函数、方程必须分开用几个查找表( LUT)实现 查黑 找盒 表子 输入1 输入2 输入3 输入4 输出 9 输入 A 输入 B 输入C 输入D 查找表原理 查找表 输 出 16x1 RAM 多路选择器 0 1 0 0 0 1 0 0 0 1 0 0 0 0 1 0 10 用查找表实现4输入与门的原理 11 含查找表的逻辑单元:(FPGA) 12 CPLD:以逻辑宏单元为基础,加上内部的与或 阵列和外围的I/O模块组成。 逻辑单元主要由“与或阵 列”构成。 任意一个组合逻辑都可以用“与—或” 表达式来描述,所以该“与—或阵列”的“乘积项”结构 能实现大量的组合逻辑功能。 特点:内部互连结构由固定长度的连线资源组成, 布线的延迟确定,属确定型结构。 13 简单的“与或”阵列:(PAL 、GAL 、CPLD) 14 右图逻辑: O2 = !I2!I1I0 # I2I0 # I1!I0 O1 = I2!I1!I0 # I1!I0 O0 = !I1!I0 # I2!I1!I0 PAL结构 逻辑功能可 变化的硬件 结构。 15 EPM7128系列CPLD的逻辑宏单元: 16 CPLD和FPGA的主要区别: 1、结构上的不同(逻辑单元的构成不同) 2 、集成度的不同 CPLD :500 ~ 50000门; FPGA:1K ~ 10M 门 3 、应用范围的不同 CPLD逻辑能力强而寄存器少(1K左右), 适用于控制密集型系统; FPGA逻辑能力较弱但 寄存器多(100多K),适于数据密集型系统。 17 Altera 器件结构 18 Altera 器件的用户I/0引脚和可用门 19 2.2 CPLD的结构与工作原理- 以ALTERA MAX 7000S 系列为例 Logic Array Block 可编程连线阵列 20 选 积 D Q E 旁 路

文档评论(0)

152****4379 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档