- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
Candence使用手册仿真分册
前言PCB仿真
Cadence软件是我们公司统一使用的原理图设计、PCB设计、高速仿真的EDA工具。进行仿真工作需要有很多方面的知识,须对高速设计的理论有较全面的认识,并对具体的单板原理有一定的了解,还需具备仿真库的相关知识等。
在这个分册中仅对仿真软件的使用进行较详细的阐述,还介绍高速设计的一些相关理论,仿真过程是基于AllegroSPB15.7的PCBSI模块进行的。
其他知识,如仿真库的知识、约束管理器等请参阅专门的使用手册。
Candence使用手册仿真分册全文共1页,当前为第1页。在此非常感谢网络南研EDA和本部EDA对此手册的支持。
Candence使用手册仿真分册全文共1页,当前为第1页。
第一章高速设计与PCB仿真流程
本章介绍高速PCB仿真设计的基础知识和重要意义,并介绍基于Cadence的AllegroSPB15.7的PCB仿真流程。
1.1高速信号与高速设计
随着通信系统中逻辑及系统时钟频率的迅速提高和信号边沿不断变陡,PCB的走线和板层特性对系统电气性能的影响也越发显著。对于低频设计,走线和板层的影响要求不高甚至可以完全忽略不计。当频率超过50MHz时,PCB走线则必须以传输线考虑,而在评定系统性能时也必须考虑PCB板材的电参数影响。当系统时钟频率达到120MHz及更高时,就只能使用高速电路设计方法,否则基于传统方法设计的PCB将无法工作。因此,高速电路设计技术已经成为电子系统设计师必须采取的设计手段,只有通过使用高速电路设计师的设计技术,才能实现设计过程的可控性。高速系统的设计必须面对互连延迟引起的时序问题以及串扰、传输线效应等信号完整性问题。
通常认为如果数字逻辑电路的频率达到或者超过45MHZ~50MHZ,而且工作在这个频率之上的电路占整个电子系统的一定份量(比如说1/3),就称为高速电路。
实际上,信号边沿的谐波频率比信号本身的频率高,是信号快速变化的上升沿与下降沿(或称信号的跳变)引发了信号传输的非预期结果。因此,通常约定如果线传播延时大于1/2数字信号驱动端的上升时间,则认为此类信号是高速信号并产生传输线效应,见图1-1所示。
信号的传递发生在信号状态改变的瞬间,如上升或下降时间。信号从驱动端到接收端经过一段固定的延迟时间,如果传输延迟时间小于1/2的上升或下降时间,那么来自接收端的反射信号将在信号改变状态之前到达驱动端。反之,反射信号将在信号改变状态之后到达驱动端,如果反射信号很强,叠加的波形就有可能会改变逻辑状态。
Candence使用手册仿真分册全文共2页,当前为第2页。
Candence使用手册仿真分册全文共2页,当前为第2页。
Candence使用手册仿真分册全文共3页,当前为第3页。图1-1传输线效应
Candence使用手册仿真分册全文共3页,当前为第3页。
1.1.1高速信号的确定
上面我们定义了传输线效应发生的前提条件,但是如何得知线延时是否大于1/2驱动端的信号上升时间呢?一般地,信号上升时间的典型值可通过器件手册给出,而信号的传播时间在PCB设计中由实际布线长度决定。图1-2为信号上升时间和允许的布线长度(延时)的对应关系。
PCB板上每单位英寸的延时为0.167ns.。但是,如果过孔多,器件管脚多,网线上设置的约束多,延时将增大。通常高速逻辑器件的信号上升时间大约为0.2ns。如果板上有GaAs芯片,则最大布线长度为7.62mm
图1-2信号上升时间与允许布线长度的对应关系
Candence使用手册仿真分册全文共4页,当前为第4页。设Tr为信号上升时间,Tpd为信号线传播延时(见图1-3)。如果Tr≥4Tpd,信号落在安全区域。如果2Tpd≤Tr≤4Tpd,信号落在不确定区域。如果Tr≤2Tpd,信号落在问题区域。对于落在不确定区域及问题区域的信号,应该使用高速布线方法。
Candence使用手册仿真分册全文共4页,当前为第4页。
图1-3信号传播线延时与上升时间的关系
1.1.2边缘速率引发高速问题
EDA设计工程师发现SI问题的起因不仅仅是高速设计。真正的原因不是系统时钟速率的提高,而是驱动器上升和下降时间的缩短。随着芯片制造工艺技术的进步及IC制造商转向采用0.25微米或更小工艺,他们所生产的标准元件的裸片尺寸越来越小;边缘速率越来越快,最终会导致PCB设计中高速问题的产生,而传统的高速分析是不考虑这类问题的。
此外,当IC制造商转向可在更小面积上封装更多功能的高密度器件时,需要开发新型的封装技术。现在,BGA、CSP和MCM等封装技术都可根据设计要求,在小型封装内提供更多的引脚和更少的封装
您可能关注的文档
- alfresco知识库管理系统用户使用手册.docx
- AntConc详细使用手册实用教案.pptx
- APPCMS采编系统使用手册.doc
- Audacity音效编辑软体使用手册.docx
- AVSVideoEditor使用手册(原创).pptx
- Biotrace-生物反馈仪使用手册.doc
- BY2550系列绝缘电阻测试仪使用手册【模板】.docx
- CAD图纸检入到PDM系统使用手册.doc
- Camera-FV-5-最强相机软件-完全使用手册.doc
- CAXA工艺图表XXXX使用手册.doc
- 2025四川天府银行社会招聘备考题库(攀枝花)含答案详解(最新).docx
- 2025四川银行首席信息官社会招聘备考题库及完整答案详解1套.docx
- 2025四川天府银行社会招聘备考题库(攀枝花)带答案详解.docx
- 2025四川天府银行社会招聘备考题库(成都)含答案详解(a卷).docx
- 2025四川广元市利州区选聘社区工作者50人备考题库及答案详解(基础+提升).docx
- 2025天津银行资产负债管理部总经理或副总经理招聘1人备考题库含答案详解(典型题).docx
- 2025四川天府银行社会招聘备考题库(西充)附答案详解(考试直接用).docx
- 2025年中国民生银行南宁分行招聘2人备考题库及答案详解(全优).docx
- 2025天津银行高级研究人才招聘备考题库附答案详解(达标题).docx
- 2025大连银行营口分行招聘2人备考题库及参考答案详解一套.docx
最近下载
- 传染病防治护理指南(最新版).docx VIP
- 内部控制与风险管理(中南财经政法大学)中国大学MOOC 慕课 章节测验 期末考试答案.pdf VIP
- 学堂在线 临床中成药应用 章节测试答案.docx VIP
- 丽声北极星分级绘本+四上Unit3The+King's+Yu+Player课件.pptx
- 山东土地发展集团真题.pdf
- 加强意识形态工作坚决维护意识形态安全(1).pptx VIP
- 注塑机设备日常点检表.xls VIP
- 2025四川川投(泸州)燃气发电有限公司第一批员工招聘18人笔试备考试题及答案解析.docx VIP
- 党课ppt+word讲稿:医疗卫健系统二十届四中全会精神宣讲党课(7900字,46张)ppt.pptx VIP
- 《经口鼻吸痰技术操作规范》课件.ppt VIP
原创力文档


文档评论(0)