数字逻辑电路考试题.docVIP

  • 3
  • 0
  • 约1.8千字
  • 约 10页
  • 2024-01-13 发布于浙江
  • 举报

装订线

天津理工大学考试试卷

2006~2007学年度第二学期

《数字逻辑电路》期末重考

课程代码:1460286??试卷编号:06206-C命题日期:2007年07月13日

答题时限:??120??分钟??考试形式:闭卷、笔试

得分统计表:

大题号

总分

?

?

?

?

?

?

?

?

?

?

一.填空题(每空1分,共10分)

得分

?

?

?

1.写出函数F(A,B,C)=CD+ABD+AC的标准‘与或式’(????????)

2.写出函数F(A,B)=AB+AB的反函数‘与或‘表达式‘(AB+AB??)。

3.六变量逻辑函数的每一个最小项有(??6???)个相邻最小项.

4.若F(A,B,C,D)=ΠM(1,2,6,7,10,12,13)则F(A,B,C,D)=Σm(?1,2,6,7,10,12,13????).

5.0110101B转换为(?311??)4=(???53???)10.

6.(3A.8)16转换为(111010.1??)2=(?72.4??)8。

7.用‘或非门’实现函数F=B时另一输入端应接(?低??)电平

1

8.写出D触发器的状态图(0?0?????1?1)。

0?

二.化简题:(每题6分,必须有化简过程共36分)

得分

?

?

?

1.利用卡诺图化简F(A,B,C,D)=∑m(0,1,5,6,7,10,4,8,14,15)为最简‘或与式’

(A+B+C)(A+C+D)(B+C)

2.利用公式化简函数F(A,B,C)=AB+AC+BC+C⊙B?为最简‘与或式’

B+C+1

3.利用卡诺图化简F(A,B,C,D)=∑m(0,1,2,8,9,10)+(3,6,7,11,13,15)为最简‘或与式’

B

4.利用卡诺图化简F(A,B,C,D)=AD+BCD+BD+BCD?为最简‘与或式’

AD+CD+BC

装订线

5.利用卡诺图化简F(A,B,C,D)=∏M(0,1,2,5,6,7,9,11,13,15)为最简‘或与式

(A+B+D)(C+D)(A+B+C)(A+C)

J

6.利用卡诺图化简F(A,B,C,D)=∏M(0,1,2,5,6,7,8,10,11,14)为最简‘与或式’.

(A+C+D)(A+B+C)(A+B+C)(B+D)(C+D)

得分

?

?

?

三.分析题:(共32分)

1.按所给信号画出主从JK触发器输出端Q,Q的波形。(5%)

CP

Q????Q

J

1J

1K

K

J??CP?K

K

2.化简状态表,写出等效状态,写出最简状态表。(5%)

A????Y=0????Y=1?

A1????A4/0???A3/0

A2????A4/0???A3/0

A3????A3/0???A5/1

A4????A1/1???A5/0

A5????A5/0???A3/1??????

3.分析下面组合电路写出逻辑表达式的‘与或’式。(4%)

+

A

B

C

G

D

4.按所给信号画出同步RS触发器输出端Q,Q的波形。(5%)

C1

CP

S

装订线

5.按所给信号画出边沿触发D触发器输出端Q,Q的波形。(5%)

Q

Q

CP

D

C1

D

CP

6.分析下面时序逻辑电路,写出全部分析过程。(8%)

CP

0

0

0

K

1

2

0

Q

1

1

CP

Q

J

Q

J

Q

J

2

2

1

Q

CP

CP

1

2

K

K

Q

得分

?

?

?

四.设计题:(?共22分)???

1.将下降沿触发JK触发器转换为D触发器(写出过程6%)

2..用74138三八译码器设计逻辑函数F(A,B,C,D)=ABD+BCD+CAB?(6%)?

3.按所给状态图,设计一个由下降沿动作的J、K触发器构造的同步时序逻辑电路。(10%)

Q

000

110

001

100

1011

文档评论(0)

1亿VIP精品文档

相关文档