(9)--2.5 80868088 CPU的总线周期与时序.pptVIP

  • 3
  • 0
  • 约小于1千字
  • 约 5页
  • 2024-01-31 发布于广东
  • 举报

8086的工作时序

2.68086的工作时序工作时序(CPU各引脚信号在时间上的关系)分为很多小的时间片:时钟周期一个时钟脉冲所持续的时间,是CPU的时间基准,也称为T状态,是CPU处理动作的最小时间单位。时钟周期越短,CPU执行速度越快。总线周期通过总线对存储器或I/O接口进行一次访问所需要的时间。一般包括4个时钟周期。 在5MHz的工作频率时,一个标准总线周期为0.8μs。指令周期执行一条指令所需要的时间。

2.68086的工作时序总线周期中各时钟周期的操作T1周期CPU向存储器或I/O发送地址CPU向地址/数据分离器(地址锁存器)发送ALE信号T2周期给存储器或I/O发送写入的数据发出RD或WR信号T3周期测试READY引脚状态,以决定是否插入等待周期等待存储器或I/O存取数据完成使数据在CPU与存储器或I/O之间传输T4周期一个周期结束,准备进入下一个总线周期读/写总线周期的信号波形见下页图。

2.68086的工作时序数据写入存储器时的总线操作——写总线周期①由ALE信号将地址锁存到地址锁存器②DEN=0并且DT/R=1时打开总线缓冲器,将其放到系统数据总线上③此信号与M/IO信号共同构成存储器写控制

文档评论(0)

1亿VIP精品文档

相关文档