网站大量收购闲置独家精品文档,联系QQ:2885784924

PCIe_6.0技术和测量方案简介.pdf

  1. 1、本文档共14页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

解决方案

PCIe6.0技术和测量方案简介

是德科技(中国)有限公司

赵传猛

2022年8月

目录

1.PCIe6.0技术概览03

1)市场驱动力03

2)技术特点、变化及原因03

1)信号速率方面03

2)调制格式方面04

3)收发架构方面04

4)编码与数据流方面04

5)互连通道及连接器方面05

6)误码率方面05

2.PCIe6.0测试测量挑战06

1)PCIe6.0规范状态06

2)Tx信号完整性方面06

3)Rx接收误码率方面07

4)互连通道方面08

5)参考时钟方面08

3.PCIe6.0测试方案08

1)物理层方面09

2)协议层方面12

4.总结13

02

1.PCIe6.0技术概览

1)市场驱动力

是德科技是行业组织PCI-SIG董事会成员。该组织拥有近900个会员,会员遍布世界各地,这让PCIE技术在

各行各业得到广泛应用。这些行业包括云计算、边缘计算、汽车、人工智能、数据分析、电信、存储、消费、

移动端及数据中心等。如下是PCI-SIG预期的演进路线和应用场景,随着时间推移,新兴应用层出不穷,2010

年前因为PCIe3.0性能远领先当时的市场应用需求,因此演进相对较慢,但2015年后数据量爆发式增长,万

物互联和人工智能等新兴应用崛起,数据中心网络接口过渡到100G并向着更高速率演进,“瓶颈”被推到了以

PCIE为互连架构的基础设备上,2017年PCI-SIG组织推出了4.0将速率提升到16GT/s。随着异构计算等不断发展,

不仅要实现传的快,而且要实现算的快,以适应400G、800G网络要求,PCI-SIG组织在2019年推出了5.0、

2021年底推出了6.0并在2022年1月发布了PCIe6.0Basespec。。

图1:PCI-SIG组织发布的PCIe标准演进路线图2:PCIe面临的各种应用及要求

2)技术特点、变化及原因

参考PCIe6.0BaseSpecv1.0,从信号速率、调制格式、收发架构、编码方式、互连通道、误码率等方面进行梳理。

1)信号速率方面

从PCIe3.0、4.0、5.0到6.0,数据速率翻倍递增,6.0支持64GT/s,16路双向传输带宽可达256GB/s;

图3:PCIe技术变化

03

2)调制格式方面

PCIe3.0-5.0都采用NRZ调制格式,在PCIe6.0时首次采用高阶调制格式PAM4,在信号幅度相同的情况下信

噪比天然会下降约9.5dB,因此对噪声更加敏感(比如电源噪声、串扰、反射等),为降低该影响,采用了格雷

码映射(MSB,LSB),如下展示了格雷码映射的PAM4眼图,在噪声影响下,低比特LSB更易引起反转导致出错,

若噪声幅度较高,也会引起2bit反转,但概率较低;

图4:PAM4眼图

3)收发架构方面

为支持PAM4调制格式,通常采用DAC产生信号,ADC接收信号,发送侧为克服传输链路影响,通常会用多

抽头的FIR实现,PCIe6.0采用4抽头的FIR,接收侧为补偿高频损耗和多比特码间干扰会用到CTLE+DFE,当

前架构会利用DSP技术根据ADC模数转换的数据点实现数字域处理,该技术也可以有效克服PVT的变化对信

号带来的影响;

4)编码与数据流方面

PCIe3.0-5.0均采用128b/130b编码方式,相比PCIe1.0-2.0降低了开销提高了编码效率,默认支持Non-Flit

流模式,PCIe

您可能关注的文档

文档评论(0)

Harlan + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档