电气类和自动化类的应聘笔试题目 .pdfVIP

电气类和自动化类的应聘笔试题目 .pdf

  1. 1、本文档共9页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

电气类和自动化类的应聘笔试题目

电气类和自动化类的应聘笔试题目

数字电路:

1、同步电路和异步电路的区别是什么?(仕兰微电子)

2、什么是同步逻辑和异步逻辑?(汉王笔试)

同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间

没有固定的因果关系。

3、什么是线与逻辑,要实现它,在硬件特性上有什么具体要求?

(汉王笔试)

线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要

用oc门来实现,由于不用oc门可能使灌电流过大,而烧坏逻辑门。

同时在输出端口应加一个上拉电阻。

4、什么是Setup和Holdup时间?(汉王笔试)

5、setup和holdup时间,区别.(南山之桥)

6、解释setuptime和holdtime的定义和在时钟信号延迟时的

变化。(未知)

7、解释setup和holdtimeviolation,画图说明,并说明解决办

法。(威盛VIA2003.11.06上海笔试试题)

Setup/holdtime是测试芯片对输入信号和时钟信号之间的时间

要求。建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不

变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯

片,这个T就是建立时间-Setuptime.如不满足setuptime,这个数据

就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能

被打入触发器。保持时间是指触发器的时钟信号上升沿到来以后,数

据稳定不变的时间。如果holdtime不够,数据同样不能被打入触发

器。

建立时间(SetupTime)和保持时间(Holdtime)。建立时间是指

在时钟边沿前,数据信号需要保持不变的时间。保持时间是指时钟跳

变边沿后数据信号需要保持不变的时间。如果不满足建立和保持时间

的话,那么DFF将不能正确地采样到数据,将会出现metastability的

情况。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持

时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。

8、说说对数字逻辑中的竞争和冒险的`理解,并举例说明竞争和

冒险怎样消除。(仕兰微电子)

9、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)

在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导

致到达该门的时间不一致叫竞争。产生毛刺叫冒险。如果布尔式中有

相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式

的消去项,二是在芯片外部加电容。

10、你知道那些常用逻辑电平?TTL与COMS电平可以直接互连

吗?(汉王笔试)

常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,

由于TTL是在0.3-3.6V之间,而CMOS则是有在12V的有在5V的。

CMOS输出接到TTL是可以直接互连。TTL接到CMOS需要在输出端

口加一上拉电阻接到5V或者12V。

11、如何解决亚稳态。(飞利浦-大唐笔试)

亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状

态。当一个触发器进入亚稳态时,既无法预测该单元的输出电平,也

无法预测何时输出才能稳定在某个正确的电平上。在这个稳定期间,

触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无用

的输出电平可以沿信号通道上的各个触发器级联式传播下去。

12、IC设计中同步复位与异步复位的区别。(南山之桥)

13、MOORE与MEELEY状态机的特征。(南山之桥)

14、多时域设计中,如何处理信号跨时域。(南山之桥)

15、给了reg的setup,hold时间,求中间组合逻辑的delay范

围。(飞利浦-大唐笔试)

Delayperiod-setup–hold

16、时钟周期为T,触发器D1的建立时间最大为T1max,最小为

T1min。组合逻辑电路最大延迟为T2max,最小为T2min。问,触发器

D2的建立时间T3和保持时间应满足什么条件。(华为)

17、给出某个一般时序电路的图,有Tsetup,Tdelay

文档评论(0)

. + 关注
官方认证
文档贡献者

专注于职业教育考试,学历提升。

版权声明书
用户编号:8032132030000054
认证主体社旗县清显文具店
IP属地河南
统一社会信用代码/组织机构代码
92411327MA45REK87Q

1亿VIP精品文档

相关文档