第8章MCS-51单片机扩展存储器相关设计.pdfVIP

第8章MCS-51单片机扩展存储器相关设计.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

第8章MCS-51单片机扩展存

储器相关设计

•系统扩展结构如下图:

MCS-51单片机外部存储器结构:。

MCS-51数据存储器和程序存储器的最大扩展空间各为

64KB。

系统扩展首先要构造系统总线。

第8章MCS-51单片机扩展存储器相2

关设计

8.2系统总线及总线构造

8.2.1系统总线

按其功能通常把系统总线分为三组:

1.地址总线(AdressBus,简写AB)

2.数据总线(DataBus,简写DB)

3.控制总线(ControlBus,简写CB)

8.2.2构造系统总线

系统扩展的首要问题:

构造系统总线,然后再往系统总线上“挂”存储器

芯片或I/O接口芯片,“挂”存储器芯片就是存储器

扩展,“挂”I/O接口芯片就是I/O扩展。

第8章MCS-51单片机扩展存储器相3

关设计

MCS-51由于引脚数目限制,数据线和低8位地址线复用。

为了将它们分离出来,需要外加地址锁存器,从而构成与

一般CPU相类似的片外三总线。

第8章MCS-51单片机扩展存储器相4

关设计

•地址锁存器一般采用74LS373,采用74LS373的地

址总线的扩展电路如下图(图8-3)。

1.以P0口作为低8位地

址/数据总线。

2.以P2口的口线作高

位地址线。

3.控制信号线。

ALE,PSEN*,EA*,RD*

和WR*

尽管MCS-51有4个并行I/O口,共32条口线,但由于系统扩

展需要,真正作为数据I/O使用的,就剩下P1口和P3口的

部分口线。

第8章MCS-51单片机扩展存储器相5

关设计

•8.2.3单片机系统的串行扩展技术

•优点:串行接口器件体积小,与单片机接口时

需要的I/O口线很少(仅需3-4根),提高可靠

性。SPI(SerialPeriperalInterface)

2

IC公用双总线

•缺点:串行接口器件速度较慢(现也很快)

在大多数应用的场合,还是并行扩展占主导地

位。(仪表行业串行占主要)

第8章MCS-51单片机扩展存储器相6

关设计

8.3读写控制、地址空间分配和外部地址锁存器

8.3.1存储器扩展的读写控制

RAM芯片:读写控制引脚,记为/OE和/WE,与MCS-51

的/RD和/WR相连。

EPROM芯片:只能读出,故只有读出引脚,记为/OE,该

引脚与MCS-51的/PSEN相连。

第8章MCS-51单片机扩展存储器相7

关设计

8.3读写控制、地址空间分配和外部地址锁存器

8.3.2存储器地址空间分配

MCS-51发出的地址:用来选择某个存储器单元进行读写,

要完成这种功能,必须进行两种选择:

①“片选”和②“单元选择”。

存储器空间分配①考虑地址线连接,②各存储器芯片在

整个存储空间中所占据的地址范围。

常用的存储器地址分配的方法有两种:

线性选择法(简称线选法)

文档评论(0)

黄礼志 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档