微机原理及单片机应用技术-8086、8088微处理器.pptVIP

微机原理及单片机应用技术-8086、8088微处理器.ppt

  1. 1、本文档共44页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

等待测试信号输入,低电平有效。当CPU执行WAIT指令时,每隔5个时钟周期对进行一次测试,若=1,继续等待,直到=0。读控制信号三态输出,低电平有效。时,表示将要执行一个对存储器或I/O端口的读操作。高8位数据总线允许/状态复用引脚输出,低电平有效。当该引脚输出为低电平时,表示当前数据总线上高8位数据有效。该引脚和地址引脚A0配合表示当前数据总线的使用情况,如表2.7所示最小/最大模式控制信号输入引脚接高电平时,8086/8088CPU工作在最小模式低电平时,8086/8088CPU工作在最大模式2、8086CPU最小工作模式看图2.6系统中只有一个微处理器8086,所有的控制信号都是由自身提供的,是一个单微处理器系统。(1)8282地址锁存器当使能信号线OE为低电平时,允许DI0-DI7输出到DO0-DO7,当OE端为高电平时输出线DO0-DO7处于浮空状态。本系统中OE接地。当用8282作为地址锁存器时,它的STB直接与CPU的锁存控制信号端ALE相连,在ALE下降沿进行地址锁存。图2.68086CPU最小工作模式系统组成(2)8286数据总线收发器作为双向数据收发器,以增加数据总线的驱动能力输出允许信号输入,低电平有效T数据传送方向控制信号T=1AB0BA(3)8284A时钟发生器除了给CPU提供频率恒定的时钟信号CLK外,还对外部来的准备好信号RDY及复位信号RESET进行同步。(4)最小模式下,第24?31引脚功能中断响应信号ALE地址锁存允许信号输出,低电平有效。表示CPU响应了外设发来的中断申请信号INTR。输出,高电平有效。它是86/88提供给地址锁存器的控制信号,在所有总线周期的T1状态,ALE均为高电平,以表示当前地址/数据复用总线上输出的是地址信息,ALE由高到低的下降沿把地址A19~A0装入地址锁存器中。数据允许信号输出,低电平有效。作为数据总线收发器8286的选通信号,接于OE端。时,允许数据通过数据总线收发器8286。时,收发器8286双向不通。数据发送/接收信号CPU向8286发送数据CPU从8286接收数据输出,用来控制数据的传送方向。存储器/IO端口控制信号输出,用来区分当前操作是访问存储器还是I/O接口。CPU访问存储器CPU访问IO端口写信号输出,低电平有效。,表示CPU正在对存储器或IO端口进行写操作,到底对象是谁,取决于信号。HOLD总线保持请求信号HLDA总线保持响应信号输入,高电平有效。当其他设备要占用系统总线时,通过此引脚向CPU提出请求。3、CPU最大工作模式看图2.7系统中除了8086以外,可能还含有一片或多片协处理器,控制信号不能直接从8086CPU引脚得到,需要外加8288总线控制器。图2.78086CPU最大工作模式系统组成(1)最大工作模式下,第24?31引脚功能QS1、QS0指令队列状态信号QS1QS0

您可能关注的文档

文档评论(0)

ning2021 + 关注
实名认证
文档贡献者

中医资格证持证人

该用户很懒,什么也没介绍

领域认证该用户于2023年05月10日上传了中医资格证

1亿VIP精品文档

相关文档