参考学习资料 单片机 第四章从算法设计到硬线逻辑的实现.docVIP

参考学习资料 单片机 第四章从算法设计到硬线逻辑的实现.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

第四章不同抽象级别的VerilogHDL模型

PAGE

PAGE75

第四章不同抽象级别的VerilogHDL模型

前言

从第三章我们知道,Verilog模型可以是实际电路不同级别的抽象。这些抽象的级别和它们对应的模型类型共有以下五种:

系统级(system)

算法级(algorithmic)

RTL级(RegisterTransferLevel):

门级(gate-level):

开关级(switch-level)

在本章的各节中我们将通过许多实际的VerilogHDL模块的设计来了解不同抽象级别模块的结构和可综合性的问题。对于数字系统的逻辑设计工程师而言,熟练地掌握门级、RTL级、算法级、系统级是非常重要的。而对于电路基本部件(如门、缓冲器、驱动器等)库的设计者而言,则需要掌握用户自定义源语元件(UDP)和开关级的描述。在本教材中由于篇幅有限,我们只简单介绍了UDP,略去了开关级的描述。

一个复杂电路的完整VerilogHDL模型是由若干个VerilogHDL模块构成的,每一个模块又可以由若干个子模块构成。这些模块可以分别用不同抽象级别的VerilogHDL描述,在一个模块中也可以有多种级别的描述。利用VerilogHDL语言结构所提供的这种功能就可以构造一个模块间的清晰层次结构来描述极其复杂的大型设计。

4.1.门级结构描述

一个逻辑网络是由许多逻辑门和开关所组成,因此用逻辑门的模型来描述逻辑网络是最直观的。VerilogHDL提供了一些门类型的关键字,可以用于门级结构建模。

4.1.1.与非门、或门和反向器等及其说明语法

VerilogHDL中有关门类型的关键字共有26个之多,在本教材中我们只介绍最基本的八个。有关其它的门类型关键字,读者可以通过翻阅VerilogHDL语言参考书,在设计的实践中逐步掌握。下面列出了八个基本的门类型(GATETYPE)关键字和它们所表示的门的类型:

and 与门

nand 与非门

nor 或非门

or 或门

xor 异或门

xnor 异或非门

buf 缓冲器

not 非门

门与开关的说明语法可以用标准的声明语句格式和一个简单的实例引用加以说明。门声明语句的格式如下:

门的类型[驱动能力延时]门实例1[,门实例2,…门实例n];

门的类型是门声明语句所必需的,它可以是VerilogHDL语法规定的26种门类型中的任意一种。驱动能力和延时是可选项,可根据不同的情况选不同的值或不选。门实例1是在本模块中引用的第一个这种类型的门,而门实例n是引用的第n个这种类型的门。有关驱动能力的选项我们在以后的章节里再详细加以介绍.最后我们用一个具体的例子来说明门类型的引用:

nand#10nd1(a,data,clock,clear);

这说明在模块中引用了一个名为nd1的与非门(nand),输入为data、clock和clear,输出为a,输出与输入的延时为10个单位时间。

4.1.2.用门级结构描述D触发器

下面的例子是用VerilogHDL语言描述的D型主从触发器模块,通过这个例子,我们可以学习门级结构建模的基本技术。

module flop(data,clock,clear,q,qb);

input data,clock,clear;

output q,qb;

nand #10 nd1(a,data,clock,clear),

nd2(b,ndata,clock),

nd4(d,c,b,clear),

nd5(e,c,nclock),

nd6(f,d,nclock),

nd8(qb,q,f,clear);

nand #9 nd3(c,a,d),

nd7(q,e,qb);

not #10 iv1(ndata,data),

iv2(nclock,clock);

endmodule

在这个VerilogHDL结构描述的模块中,flop定义了模块名,设计上层模块时可以用这个名(flop)调用这个模块;module,input,output,endmodule等都是关键字;nand表示与非门;#10表示10个单位时间的延时;nd1,nd2,,nd8,iv1,iv2分别为图4.1.2中的各个基本部件,而其后面括号中的参数分别为图4.1.2中各基本部件的输入输出信号。

图4.1.2. D型主从触发器的电路结构图

4.1.3.由已经设计成的模块来构成更高一层的模块

如果已经编制了一个模块,如4.1.2.中的flop,我们可以在另外的模块中引用这个模块,引用的方法与门类型的实例引用非常类似。只需在前面写上已编的模块名,紧跟着

文档评论(0)

工地殿小二 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档