本科毕业设计-超前进位加法器的设计.docVIP

本科毕业设计-超前进位加法器的设计.doc

  1. 1、本文档共14页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

沈阳航空航天大学课程设计报告

目录

TOC\o1-3\h\z第1章总体设计方案 1

1.1设计原理 1

1.2设计思路 2

1.3设计环境 2

第2章详细设计方案 3

2.1顶层方案图的设计与实现 3

2.1.1创建顶层图形设计文件 3

2.1.2器件的选择与引脚锁定 4

2.1.3编译、综合、适配 5

2.2功能模块的设计与实现 5

2.2四位超前进位加法器模块的设计与实现 5

2.3仿真调试 7

第3章编程下载与硬件测试 9

3.1编程下载 9

3.2硬件测试及结果分析 9

参考文献 11

附录(程序清单或电路原理图) 12

PAGE1

第1章总体设计方案

设计原理

带进位、溢出提示功能的六位补码超前进位加法器,加上两双符号位是八位。可以由2个四位超前进位加法器构成。由第一个四位超前进位加法器的进位输出作为第二个超前进位加法器的进位输入即可实现带进位、溢出提示功能的六位补码超前进位加法器的设计。

超前进位产生电路是根据各位进位的形成条件来实现的。只要满足下述条件,就可形成进位C1、C2、C3、C4。所以:

第一位的进位C1=X1*Y1+(X1+Y1)*C0

第二位的进位C2=X2*Y2+(X2+Y2)*X1*Y1+(X2+Y2)(X1+Y1)C0

第三位的进位C3=X3*Y3+(X3+Y3)X2*Y2+(X3+Y3)*(X2+Y2)*X1*Y1+

(X3+Y3)(X2+Y2)(X1+Y1)*C0

第四位的进位C4=X4*Y4+(X4+Y4)*X3*Y3+(X4+Y4)*(X3+Y3)*X2*Y2

+(X4+Y4)(X3+Y3)(X2+Y2)*X1*Y1

+(X4+Y4)(X3+Y3)(X2+Y2)(X1+Y1)*C0

下面引入进位传递函数Pi和进位产生函数Gi的概念。它们定义为:

Pi=Xi+Yi

Gi=Xi*Yi

P1的意义是:当X1和Y1中有一个为1时,若有进位输入,则本位向高位传递此进位。这个进位可以看成是低位进位越过本位直接向高位传递的。

G1的意义是:当X1,Y1均为1时,不管有无进位输入,本位定会产生向高位的进位。

将Pi,Gi代人C1~C4式中,便可得;

C1=G1+P1*C0式(1)

C2=G2+P2*G1+P2*P1*C0式(2)

C3=G3+P3*G2+P3*P2*G1+P3*P2*P1*C0式(3)

C4=G4+P4*G3+P4*P3*G2+P4*P3*P2*G1+P4*P3*P2*P1*C0式(4)

带进位、溢出判断的六位超前进位加法器可由2个四位超前进位加法器(JFQ4)组成,第一个四位超前进位加法器的输出作为第二个四位超前进位加法器的进位输入即可形成带进位、溢出判断的六位超前进位加法器。八位超前进位加法器的原理框图如图1.1所示:

图1.1八位超前进位加法器原理框图

1.2设计思路

一个带进位、溢出提示功能的六位补码超前进位加法器,可以由2个四位超前进位加法器模块构成。四位超前进位加法器采用Schematic设计输入方式,顶层的四位超前进位加法器采用原理图设计输入方式。

采用硬件描述语言进行电路设计并实现上述给定进位的功能,设计的Schematic程序经编译、调试后形成lll*.bit文件并下载到XCV200可编程逻辑芯片中,经硬件测试验证设计的正确性。

1.3设计环境

·硬件环境:伟福COP2000型计算机组成原理实验仪、XCV200实验板、微机;

·EDA环境:XilinxFoundationF3.1设计软件、ModulSimEDA仿真软件。

沈阳航空航天大学课程设计报告

第2章详细设计方案

2.1顶层方案图的设计与实现

顶层方案图实现一位全加器的逻辑功能,采用原理图设计输入方式完成,电路实现基于XCV200可编程逻辑芯片。在完成原理图的功能设计后,把输入/输出信号安排到XCV200指定的引脚上去,实现芯片的引脚锁定并进行硬件测试,检

文档评论(0)

有志者事竟成 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:7114163151000053

1亿VIP精品文档

相关文档